講演名 2022-03-03
[記念講演]有線・無線伝送における高速・高精度な位相同期回路(PLL)の集積技術
小久保 優(日立),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 変調を行うPLLの構成について解説した.PLLループ内に変調信号を入力する手法は具体的な応用との対応で選択されている.本報告では携帯電話用の入力変調型PLL,高速伝送用に帰還ループ型変調PLL,および,近距離無線用に2ポイント変調PLLの集積回路における技術的ポイントを纏めた.さらにPLLの今後の技術として, VCOなどの高周波動作回路の消費電力寄与が大きいため寄生容量低減やインダクタの高Q化がひとつの課題となるが,変調動作に伴う位相雑音低減のためにはPLLループ全体のデジタル化が鍵となり,位相比較のデジタル化や発振器のデジタル制御化が大きな技術ポイントとなり,特に線形性の高い方法が重要となる.
抄録(英) The configurations of the PLLs for modulation are described. This paper summarizes the technical points in the integrated circuits of the input modulation PLL for mobile phones, the feedback loop modulation PLL for high-speed transmission, and the two-point modulation PLL for short-range radios. In addition, as a future technology of PLL, high-Q inductor is one of the technologies for lower power consumption, and the other is a digitization of the entire PLL to reduce the phase noise due to a modulation. A loop adopting with a precise digital phase comparison and a digital controlled oscillator with highly linearity will become key technologies.
キーワード(和) PLL / 変調 / 無線通信 / 有線伝送 / 制御回路 / 集積回路
キーワード(英) PLL / modulation / wireless communications / wireline communications / control circuits / integrated circuits
資料番号 CAS2021-78,CS2021-80
発行日 2022-02-24 (CAS, CS)

研究会情報
研究会 CAS / CS
開催期間 2022/3/3(から2日開催)
開催地(和) オンライン開催
開催地(英) Online
テーマ(和) ネットワークプロセッサ,通信のための信号処理回路,無線LAN/PAN,一般
テーマ(英) Network processor, Signal processing and circuits for communications, Wireless LAN / PAN, etc.
委員長氏名(和) 佐藤 弘樹(ソニーLSIデザイン) / 寺田 純(NTT)
委員長氏名(英) Hiroki Sato(Sony LSI Design) / Jun Terada(NTT)
副委員長氏名(和) 前田 義信(新潟大) / 梅原 大祐(京都工繊大)
副委員長氏名(英) Yoshinobu Maeda(Niigata Univ.) / Daisuke Umehara(Kyoto Inst. of Tech.)
幹事氏名(和) 下田 真二(ソニーLSIデザイン) / 伊藤 尚(富山高専) / 吉田 悠来(NICT) / 原 一貴(NTT)
幹事氏名(英) Shinji Shimoda(Sony LSI Design) / Nao Ito(NIT, Toyama college) / Yuki Yoshida(NICT) / Kazutaka Hara(NTT)
幹事補佐氏名(和) 山口 基(テクノプロ) / 中村 洋平(日立) / 佐藤 隆英(山梨大) / 相原 康敏(村田製作所) / 山浦 隆博(東芝) / 井田 悠太(山口大)
幹事補佐氏名(英) Motoi Yamaguchi(TECHNOPRO) / Yohei Nakamura(Hitachi) / Takahide Sato(Univ. of Yamanashi) / Yasutoshi Aibara(Murata Manufacturing) / Takahiro Yamaura(Toshiba) / Yuta Ida(Yamaguchi Univ.)

講演論文情報詳細
申込み研究会 Technical Committee on Circuits and Systems / Technical Committee on Communication Systems
本文の言語 JPN
タイトル(和) [記念講演]有線・無線伝送における高速・高精度な位相同期回路(PLL)の集積技術
サブタイトル(和)
タイトル(英) [Memorial Lecture] Integration Techniques of Phase Locked Loops on high-speed and high- precision for wireline and wireless applications
サブタイトル(和)
キーワード(1)(和/英) PLL / PLL
キーワード(2)(和/英) 変調 / modulation
キーワード(3)(和/英) 無線通信 / wireless communications
キーワード(4)(和/英) 有線伝送 / wireline communications
キーワード(5)(和/英) 制御回路 / control circuits
キーワード(6)(和/英) 集積回路 / integrated circuits
第 1 著者 氏名(和/英) 小久保 優 / Masaru Kokubo
第 1 著者 所属(和/英) 株式会社 日立製作所(略称:日立)
Hitachi Ltd.(略称:Hitachi)
発表年月日 2022-03-03
資料番号 CAS2021-78,CS2021-80
巻番号(vol) vol.121
号番号(no) CAS-394,CS-395
ページ範囲 pp.25-30(CAS), pp.25-30(CS),
ページ数 6
発行日 2022-02-24 (CAS, CS)