講演名 2021-10-19
Wave-FFによるAESへの電力解析攻撃の耐タンパ性評価
請園 智玲(福岡大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 電力消費からの情報漏洩対策としてWDDL に代表されるDual-Rail 設計が挙げられる.Dual-Rail 設計は演算する回路と対となるの回路を付加し,付加回路が電力消費を平滑化することで,サイドチャネル対策にしている.しかしながら,付加回路は面積オーバヘッドを伴い,加えて常に平滑化された余剰の電力消費が必要となるため,安価なエッジデバイスが要求されるIoT システムには不向きである.本稿はDual-Rail 設計の面積オーバヘッドに着目し,面積オーバヘッドを削減しながら,耐タンパ性を向上させる手法,Wave フリップフロップを提案し,評価する.
抄録(英) Dual-Rail design represented by WDDL can be mentioned as a countermeasure against information leakage from power consumption. The Dual-Rail design attaches a circuit that is paired with the original circuit, and the additional circuit smoothes the waves of power consumption, which is a side-channel countermeasure. However, the additional circuit is the cause of area overhead and always requires additional power consumption for smoothing. Therefore, it is not suitable for IoT systems that require inexpensive edge devices. This paper focuses on the area overhead of Dual-Rail design, and proposes andevaluates Wave-FF, a method for improving security performance while reducing the area overhead.
キーワード(和) サイドチャネル / AES / Dual-Rail / WDDL / CPA / 電力解析攻撃 / FPGA
キーワード(英) Side-Channel / AES / Dual-Rail / WDDL / CPA / Power Analysis Attack / FPGA
資料番号 HWS2021-41,ICD2021-15
発行日 2021-10-12 (HWS, ICD)

研究会情報
研究会 HWS / ICD
開催期間 2021/10/19(から1日開催)
開催地(和) オンライン開催
開催地(英) Online
テーマ(和) ハードウェアセキュリティ,一般
テーマ(英) Hardware Security, etc.
委員長氏名(和) 島崎 靖久(ルネサスエレクトロニクス) / 高橋 真史(キオクシア)
委員長氏名(英) Yasuhisa Shimazaki(Renesas Electronics) / Masafumi Takahashi(Kioxia)
副委員長氏名(和) 永田 真(神戸大) / 鈴木 大輔(三菱電機) / 池田 誠(東大)
副委員長氏名(英) Makoto Nagata(Kobe Univ.) / Daisuke Suzuki(Mitsubishi Electric) / Makoto Ikeda(Univ. of Tokyo)
幹事氏名(和) 高橋 順子(NTT) / 藤本 大介(奈良先端大) / 廣瀬 哲也(阪大) / 新居 浩二(TSMCデザインテクノロジージャパン)
幹事氏名(英) Junko Takahashi(NTT) / Daisuke Fujimotoi(NAIST) / Tetsuya Hirose(Osaka Univ.) / Koji Nii(TSMC)
幹事補佐氏名(和) / 宮地 幸祐(信州大) / 吉原 義昭(キオクシア) / 久保木 猛(九大)
幹事補佐氏名(英) / Kosuke Miyaji(Shinshu Univ.) / Yoshiaki Yoshihara(キオクシア) / Takeshi Kuboki(Kyushu Univ.)

講演論文情報詳細
申込み研究会 Technical Committee on Hardware Security / Technical Committee on Integrated Circuits and Devices
本文の言語 JPN
タイトル(和) Wave-FFによるAESへの電力解析攻撃の耐タンパ性評価
サブタイトル(和)
タイトル(英) Evaluations of tamper resistance by Wave-FF for Power Analysis Attack on AES
サブタイトル(和)
キーワード(1)(和/英) サイドチャネル / Side-Channel
キーワード(2)(和/英) AES / AES
キーワード(3)(和/英) Dual-Rail / Dual-Rail
キーワード(4)(和/英) WDDL / WDDL
キーワード(5)(和/英) CPA / CPA
キーワード(6)(和/英) 電力解析攻撃 / Power Analysis Attack
キーワード(7)(和/英) FPGA / FPGA
第 1 著者 氏名(和/英) 請園 智玲 / Tomoaki Ukezono
第 1 著者 所属(和/英) 福岡大学(略称:福岡大)
Fukuoka University(略称:Fukuoka Univ.)
発表年月日 2021-10-19
資料番号 HWS2021-41,ICD2021-15
巻番号(vol) vol.121
号番号(no) HWS-206,ICD-207
ページ範囲 pp.1-6(HWS), pp.1-6(ICD),
ページ数 6
発行日 2021-10-12 (HWS, ICD)