講演名 2021-03-04
低消費エネルギーな組み込みマルチコアプロセッサの設計空間探索
小名木 さゆり(東工大), 原 祐子(東工大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) IoT向けのエッジ端末には,小型,低消費エネルギー,設計コスト削減が求められる.本研究では,単一命令セットコンピュータから成る,小型かつ低消費エネルギーなマルチコアプロセッサを実現するための設計モデルを提案する.プロセッサの実行時間および消費電力について,数学的モデルを基に事前に見積もることで,対象アプリケーションに応じて最適なプロセッサの構造を決定し,設計コストの削減を可能にする.
抄録(英) Nowadays, edge computing has been sought by increasing stream data and demand for real time processing so that distributed computing can be enabled in real time on IoT edge devices that are placed on the user side. For architecture design towards edge computing, small circuit area, energy-saving, and design productivity are major concerns. This paper aims to develop design productivity of designing energy-efficient multicore processors that consist in tiny CPU cores of One Instruction Set Computers (OISCs). By building a performance and power estimation model in the early design stage, our work enables efficient design space exploration to determine the appropriate multicore structure for target applications.
キーワード(和) IoT / マルチコアプロセッサ / 設計空間探索
キーワード(英) IoT / Multicore processor / Design space exploration
資料番号 VLD2020-79,HWS2020-54
発行日 2021-02-24 (VLD, HWS)

研究会情報
研究会 HWS / VLD
開催期間 2021/3/3(から2日開催)
開催地(和) オンライン開催
開催地(英) Online
テーマ(和) システムオンシリコンを支える設計技術, ハードウェアセキュリティ, 一般
テーマ(英) Design Technology for System-on-Silicon, Hardware Security, etc.
委員長氏名(和) 池田 誠(東大) / 福田 大輔(富士通研)
委員長氏名(英) Makoto Ikeda(Univ. of Tokyo) / Daisuke Fukuda(Fujitsu Labs.)
副委員長氏名(和) 島崎 靖久(ルネサスエレクトロニクス) / 永田 真(神戸大) / 小林 和淑(京都工繊大)
副委員長氏名(英) Yasuhisa Shimazaki(Renesas Electronics) / Makoto Nagata(Kobe Univ.) / Kazutoshi Kobayashi(Kyoto Inst. of Tech.)
幹事氏名(和) 小野 貴継(九大) / 高橋 順子(NTT) / 桜井 祐市(日立) / 兼本 大輔(大阪大学)
幹事氏名(英) Takatsugu Ono(Kyushu Univ.) / Junko Takahashi(NTT) / Yuichi Sakurai(Hitachi) / Daisuke Kanemoto(Osaka Univ.)
幹事補佐氏名(和) / 西元 琢真(日立)
幹事補佐氏名(英) / Takuma Nishimoto(Hitachi)

講演論文情報詳細
申込み研究会 Technical Committee on Hardware Security / Technical Committee on VLSI Design Technologies
本文の言語 JPN
タイトル(和) 低消費エネルギーな組み込みマルチコアプロセッサの設計空間探索
サブタイトル(和)
タイトル(英) Design space exploration on low energy embedded multi-core processors
サブタイトル(和)
キーワード(1)(和/英) IoT / IoT
キーワード(2)(和/英) マルチコアプロセッサ / Multicore processor
キーワード(3)(和/英) 設計空間探索 / Design space exploration
第 1 著者 氏名(和/英) 小名木 さゆり / Sayuri Onagi
第 1 著者 所属(和/英) 東京工業大学(略称:東工大)
Tokyo Institute of Technology(略称:Tokyo Tech)
第 2 著者 氏名(和/英) 原 祐子 / Yuko Hara
第 2 著者 所属(和/英) 東京工業大学(略称:東工大)
Tokyo Institute of Technology(略称:Tokyo Tech)
発表年月日 2021-03-04
資料番号 VLD2020-79,HWS2020-54
巻番号(vol) vol.120
号番号(no) VLD-400,HWS-401
ページ範囲 pp.61-66(VLD), pp.61-66(HWS),
ページ数 6
発行日 2021-02-24 (VLD, HWS)