講演名 2021-01-26
高位合成ツールCyberWorkBenchを用いたマルチFPGAボード設計
鈴木 裕章(慶大), 高橋 渡(NEC), 若林 一敏(東大), 天野 英晴(慶大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 複数のFPGAボードを直接高速シリアルリンクで接続したマルチFPGAシステムは、MEC(Multi-edge access Computing)用の計算ノードとして注目されているが、Vivado-HLSなどの既存の設計ツールは、複数のFPGAチップによる並列処理の設計にほとんど対応していない。そのため、現状マルチFPGAボードでアプリケーションを開発する場合に問題となるのは、マルチFPGAボードで行う処理の並列シミュレーションができない点である。本稿では、マルチFPGAシステムFiC(Flow-in-Cloud)を対象として、並列シミュレーション環境の構築を目指す。その第一歩として、CWB(CyberWorkBench)を利用してSystemCを用いてLeNetを実装し、並列シミュレーションを行った。評価として、C++及びSystemCで実装した場合の、画像5枚分の判定結果出力までの各シミュレーション動作時間を測定した。結果としてはC++の動作レベルシミュレーションで0.28sec、SystemC動作レベルシミュレーションで28.73sec、SystemCサイクル精度シミュレーションで797.10secとなった。
抄録(英)
キーワード(和) マルチFPGAシステム / 動的部分再構成 / 並列シミュレーション
キーワード(英)
資料番号 VLD2020-60,CPSY2020-43,RECONF2020-79
発行日 2021-01-18 (VLD, CPSY, RECONF)

研究会情報
研究会 CPSY / RECONF / VLD / IPSJ-ARC / IPSJ-SLDM
開催期間 2021/1/25(から2日開催)
開催地(和) オンライン開催
開催地(英) Online
テーマ(和) FPGA 応用および一般
テーマ(英) FPGA Applications, etc.
委員長氏名(和) 入江 英嗣(東大) / 柴田 裕一郎(長崎大) / 福田 大輔(富士通研) / 井上 弘士(九大) / 中村 祐一(NEC)
委員長氏名(英) Hidetsugu Irie(Univ. of Tokyo) / Yuichiro Shibata(Nagasaki Univ.) / Daisuke Fukuda(Fujitsu Labs.) / Hiroshi Inoue(Kyushu Univ.) / Yuichi Nakamura(NEC)
副委員長氏名(和) 鯉渕 道紘(NII) / 中島 耕太(富士通研) / 佐野 健太郎(理研) / 山口 佳樹(筑波大) / 小林 和淑(京都工繊大)
副委員長氏名(英) Michihiro Koibuchi(NII) / Kota Nakajima(Fujitsu Lab.) / Kentaro Sano(RIKEN) / Yoshiki Yamaguchi(Tsukuba Univ.) / Kazutoshi Kobayashi(Kyoto Inst. of Tech.)
幹事氏名(和) 高前田 伸也(北大) / 津邑 公暁(名工大) / 三好 健文(イーツリーズ・ジャパン) / 小林 悠記(NEC) / 桜井 祐市(日立) / 兼本 大輔(大阪大学) / 今村 智(富士通研) / 塩谷 亮太(名大) / 谷本 輝夫(九大) / 新田 高庸(NTT) / 瀬戸 謙修(東京都市大) / 密山 幸男(高知工科大) / 君家 一紀(三菱電機) / 廣本 正之(富士通研)
幹事氏名(英) Shinya Takameda(Hokkaido Univ.) / Tomoaki Tsumura(Nagoya Inst. of Tech.) / Takefumi Miyoshi(e-trees.Japan) / Yuuki Kobayashi(NEC) / Yuichi Sakurai(Hitachi) / Daisuke Kanemoto(Osaka Univ.) / Satoshi Imamura(Fujitsu lab.) / Ryota Shioya(Nagoya Univ.) / Teruo Tanimoto(Kyushu Univ.) / Koyo Nitta(NTT) / Kenshu Seto(Tokyo City Univ.) / Yukio Mitsuyama(Kochi Univ. of Tech.) / Kazuki Oya(Mitsubishi Electric) / Masayuki Hiromoto(Fujistu Lab.)
幹事補佐氏名(和) 小川 周吾(日立) / 有間 英志(東大) / 中原 啓貴(東工大) / 竹村 幸尚(インテル) / 西元 琢真(日立)
幹事補佐氏名(英) Shugo Ogawa(Hitachi) / Eiji Arima(Univ. of Tokyo) / Hiroki Nakahara(Tokyo Inst. of Tech.) / Yukitaka Takemura(INTEL) / Takuma Nishimoto(Hitachi)

講演論文情報詳細
申込み研究会 Technical Committee on Computer Systems / Technical Committee on Reconfigurable Systems / Technical Committee on VLSI Design Technologies / Special Interest Group on System Architecture / Special Interest Group on System and LSI Design Methodology
本文の言語 JPN-ONLY
タイトル(和) 高位合成ツールCyberWorkBenchを用いたマルチFPGAボード設計
サブタイトル(和)
タイトル(英)
サブタイトル(和)
キーワード(1)(和/英) マルチFPGAシステム
キーワード(2)(和/英) 動的部分再構成
キーワード(3)(和/英) 並列シミュレーション
第 1 著者 氏名(和/英) 鈴木 裕章 / Hiroaki Suzuki
第 1 著者 所属(和/英) 慶應義塾大学(略称:慶大)
Keio University(略称:Keio Univ)
第 2 著者 氏名(和/英) 高橋 渡 / Wataru Takahashi
第 2 著者 所属(和/英) 日本電気株式会社(略称:NEC)
NEC Corporation(略称:NEC)
第 3 著者 氏名(和/英) 若林 一敏 / Kazutoshi Wakabayashi
第 3 著者 所属(和/英) 東京大学(略称:東大)
The University of Tokyo(略称:Tokyo Univ)
第 4 著者 氏名(和/英) 天野 英晴 / Hideharu Amano
第 4 著者 所属(和/英) 慶應義塾大学(略称:慶大)
Keio University(略称:Keio Univ)
発表年月日 2021-01-26
資料番号 VLD2020-60,CPSY2020-43,RECONF2020-79
巻番号(vol) vol.120
号番号(no) VLD-337,CPSY-338,RECONF-339
ページ範囲 pp.119-124(VLD), pp.119-124(CPSY), pp.119-124(RECONF),
ページ数 6
発行日 2021-01-18 (VLD, CPSY, RECONF)