講演名 2020-03-04
LSIの最大消費電力を削減するスタック構造スタンダードセルライブラリ
今井 祐貴(埼玉大), 西澤 真一(福岡大), 伊藤 和人(埼玉大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) IoTデバイスの電源に用いられる太陽電池などの環境発電素子は内部抵抗が大きく,LSIの高速動作による大電流により電源電圧が低下し,LSIが誤動作する恐れがある.本論文ではクロック周期を超えない範囲で論理回路遅延を大きくすることにより,LSIの消費エネルギーは増加させずに最大電力を削減する方法としてスタック構造のスタンダードセルライブラリを提案し,LSIの最大消費電力が削減出来ることを示す.
抄録(英) Energy harvesting elements such as solar cells used as power sources for IoT devices have large internal resistance, and the power supply voltage may drop due to the large current generated by the high speed operation of LSI, causing LSI to malfunction. In this paper, we propose a standard cell library of stack structured cells as a method to reduce the maximum power without increasing the energy consumption of LSI by increasing the logic circuit delay within the clock cycle. We show that the maximum power consumption of LSI can be reduced.
キーワード(和) 最大電力削減 / 低速動作 / スタンダードセル / スタック構造
キーワード(英) Maximum power reduction / Low speed operation / Standard cell / Stack structure
資料番号 VLD2019-101,HWS2019-74
発行日 2020-02-26 (VLD, HWS)

研究会情報
研究会 HWS / VLD
開催期間 2020/3/4(から4日開催)
開催地(和) 沖縄県青年会館
開催地(英) Okinawa Ken Seinen Kaikan
テーマ(和) システムオンシリコンを支える設計技術, ハードウェアセキュリティ, 一般
テーマ(英) Design Technology for System-on-Silicon, Hardware Security, etc.
委員長氏名(和) 川村 信一(東芝) / 戸川 望(早大)
委員長氏名(英) Shinichi Kawamura(Toshiba) / Nozomu Togawa(Waseda Univ.)
副委員長氏名(和) 池田 誠(東大) / 島崎 靖久(ルネサスエレクトロニクス) / 福田 大輔(富士通研)
副委員長氏名(英) Makoto Ikeda(Univ. of Tokyo) / Yasuhisa Shimazaki(Renesas Electronics) / Daisuke Fukuda(Fujitsu Labs.)
幹事氏名(和) 国井 裕樹(セコム) / 小野 貴継(九大) / 小平 行秀(会津大) / 桜井 祐市(日立)
幹事氏名(英) Hiroki Kunii(SECOM) / Takatsugu Ono(Kyushu Univ.) / Yukihide Kohira(Univ. of Aizu) / Yuichi Sakurai(Hitachi)
幹事補佐氏名(和) / 池田 一樹(日立)
幹事補佐氏名(英) / Kazuki Ikeda(Hitachi)

講演論文情報詳細
申込み研究会 Technical Committee on Hardware Security / Technical Committee on VLSI Design Technologies
本文の言語 JPN
タイトル(和) LSIの最大消費電力を削減するスタック構造スタンダードセルライブラリ
サブタイトル(和)
タイトル(英) Standard Cell Library of Stack Structured Cells to Reduce LSI Maximum Power Consumption
サブタイトル(和)
キーワード(1)(和/英) 最大電力削減 / Maximum power reduction
キーワード(2)(和/英) 低速動作 / Low speed operation
キーワード(3)(和/英) スタンダードセル / Standard cell
キーワード(4)(和/英) スタック構造 / Stack structure
第 1 著者 氏名(和/英) 今井 祐貴 / Yuki Imai
第 1 著者 所属(和/英) 埼玉大学(略称:埼玉大)
Saitama University(略称:Saitama Univ.)
第 2 著者 氏名(和/英) 西澤 真一 / Shinichi Nishizawa
第 2 著者 所属(和/英) 福岡大学(略称:福岡大)
Fukuoka University(略称:Fukuoka Univ.)
第 3 著者 氏名(和/英) 伊藤 和人 / Kazuhito Ito
第 3 著者 所属(和/英) 埼玉大学(略称:埼玉大)
Saitama University(略称:Saitama Univ.)
発表年月日 2020-03-04
資料番号 VLD2019-101,HWS2019-74
巻番号(vol) vol.119
号番号(no) VLD-443,HWS-444
ページ範囲 pp.43-48(VLD), pp.43-48(HWS),
ページ数 6
発行日 2020-02-26 (VLD, HWS)