講演名 2020-03-06
ハードウェアアクセラレータ内蔵仮想化対応トラフィック監視システムの開発
池田 奈美子(NTT), 右近 祐太(NTT), 大輝 晶子(NTT), 吉田 周平(NTT), 新田 高庸(NTT),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) NFV/SDN等の仮想化技術の進展に伴い、仮想マシン(VM)等を用いた様々なサービスが提案されおり、それらのサービスを提供、運用するためには、サーバ等のノード単位ではなく、VM毎の詳細な監視、解析をリアルタイムに行うことが必要である。そこで、汎用サーバとFPGAを用い、リアルタイムかつ経済的な、ハードウェアアクセラレータ内蔵仮想化対応トラフィック監視システムを開発した。本システムにより、仮想化環境のフロー識別やVMの障害検知、ジッタ、レイテンシの測定が可能となった。高負荷なパケット処理をFPGAに実装することで、10Gbpsの入力に対し、最大10000フローの解析を実現し、瞬間的な帯域増加(マイクロバースト)の検知も100μsecの分解能でハードウェアを用いることで実現した
抄録(英) With the development of virtualization technologies such as NFV / SDN, various services using virtual machines (VMs) and the like have been proposed. In order to provide and operate those services. It is necessary to perform detailed monitoring and analysis for each VM, not for each server node, in real time. Therefore, we developed a real-time virtualized traffic monitoring system with built-in hardware accelerator using a general-purpose server and FPGA. This system enables flow identification in virtualized environments, VM failure detection, jitter and latency measurement. Hardware (FPGA) implementation of high-load packet processing enables high speed (10 Gbps) and microburst detection.
キーワード(和) 仮想化環境 / トラフィック監視 / FPGA / 仮想マシン
キーワード(英) Virtualized environment / Traffic Monitoring / FPGA / Virtual Machine
資料番号 VLD2019-127,HWS2019-100
発行日 2020-02-26 (VLD, HWS)

研究会情報
研究会 HWS / VLD
開催期間 2020/3/4(から4日開催)
開催地(和) 沖縄県青年会館
開催地(英) Okinawa Ken Seinen Kaikan
テーマ(和) システムオンシリコンを支える設計技術, ハードウェアセキュリティ, 一般
テーマ(英) Design Technology for System-on-Silicon, Hardware Security, etc.
委員長氏名(和) 川村 信一(東芝) / 戸川 望(早大)
委員長氏名(英) Shinichi Kawamura(Toshiba) / Nozomu Togawa(Waseda Univ.)
副委員長氏名(和) 池田 誠(東大) / 島崎 靖久(ルネサスエレクトロニクス) / 福田 大輔(富士通研)
副委員長氏名(英) Makoto Ikeda(Univ. of Tokyo) / Yasuhisa Shimazaki(Renesas Electronics) / Daisuke Fukuda(Fujitsu Labs.)
幹事氏名(和) 国井 裕樹(セコム) / 小野 貴継(九大) / 小平 行秀(会津大) / 桜井 祐市(日立)
幹事氏名(英) Hiroki Kunii(SECOM) / Takatsugu Ono(Kyushu Univ.) / Yukihide Kohira(Univ. of Aizu) / Yuichi Sakurai(Hitachi)
幹事補佐氏名(和) / 池田 一樹(日立)
幹事補佐氏名(英) / Kazuki Ikeda(Hitachi)

講演論文情報詳細
申込み研究会 Technical Committee on Hardware Security / Technical Committee on VLSI Design Technologies
本文の言語 JPN
タイトル(和) ハードウェアアクセラレータ内蔵仮想化対応トラフィック監視システムの開発
サブタイトル(和)
タイトル(英) Development of Traffic Monitoring System for Network Virtualization with Hardware Accelerator
サブタイトル(和)
キーワード(1)(和/英) 仮想化環境 / Virtualized environment
キーワード(2)(和/英) トラフィック監視 / Traffic Monitoring
キーワード(3)(和/英) FPGA / FPGA
キーワード(4)(和/英) 仮想マシン / Virtual Machine
第 1 著者 氏名(和/英) 池田 奈美子 / Namiko Ikeda
第 1 著者 所属(和/英) 日本電信電話株式会社(略称:NTT)
NTT(略称:NTT)
第 2 著者 氏名(和/英) 右近 祐太 / Yuta Ukon
第 2 著者 所属(和/英) 日本電信電話株式会社(略称:NTT)
NTT(略称:NTT)
第 3 著者 氏名(和/英) 大輝 晶子 / Shouko Ohteru
第 3 著者 所属(和/英) 日本電信電話株式会社(略称:NTT)
NTT(略称:NTT)
第 4 著者 氏名(和/英) 吉田 周平 / Shuhei Yoshida
第 4 著者 所属(和/英) 日本電信電話株式会社(略称:NTT)
NTT(略称:NTT)
第 5 著者 氏名(和/英) 新田 高庸 / Koyo Nitta
第 5 著者 所属(和/英) 日本電信電話株式会社(略称:NTT)
NTT(略称:NTT)
発表年月日 2020-03-06
資料番号 VLD2019-127,HWS2019-100
巻番号(vol) vol.119
号番号(no) VLD-443,HWS-444
ページ範囲 pp.191-196(VLD), pp.191-196(HWS),
ページ数 6
発行日 2020-02-26 (VLD, HWS)