講演名 2020-01-23
簡易ディジタルスパイキングニューロンとそのFPGA実装に関する一考察
米田 友洋(NII),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 必要リソース量,消費電力の少ないFPGA実現を得ることを目的に,簡易化したディジタルスパイキングニューロンを考案した.学習アルゴリズムとしてGA(Genetic Algorithm)に基づく手法を用いているが,その効率化に対する検討も行なった.Iris-datasetに対して,同程度の推論精度を持つ低精度ANN (Artificial Neural Network)と,必要リソース数,必要消費電力等について比較した.
抄録(英) A simplified digital spiking neural network implementable on FPGAs is proposed in order to reduce necessary resources and power consumption. An idea to improve a GA (Genetic Algorithm)-based learning algorithm is also discussed. Several comparison results with a low precision ANN (Artificial Neural Network) are shown.
キーワード(和) スパイキングニューラルネットワーク / ディジタルスパイキングニューロン / 遺伝的アルゴリズム / FPGA実装
キーワード(英) Spiking neural networks / Digital spiking neurons / GA(Genetic Algorithm) / FPGA implementation
資料番号 VLD2019-75,CPSY2019-73,RECONF2019-65
発行日 2020-01-15 (VLD, CPSY, RECONF)

研究会情報
研究会 IPSJ-SLDM / RECONF / VLD / CPSY / IPSJ-ARC
開催期間 2020/1/22(から3日開催)
開催地(和) 慶応義塾大学 日吉キャンパス 来往舎
開催地(英) Raiosha, Hiyoshi Campus, Keio University
テーマ(和) FPGA応用および一般
テーマ(英) FPGA Applications, etc.
委員長氏名(和) 田宮 豊(富士通研) / 柴田 裕一郎(長崎大) / 戸川 望(早大) / 入江 英嗣(東大) / 井上 弘士(九大)
委員長氏名(英) Yutaka Tamiya(Fujitsu Lab.) / Yuichiro Shibata(Nagasaki Univ.) / Nozomu Togawa(Waseda Univ.) / Hidetsugu Irie(Univ. of Tokyo) / Hiroshi Inoue(Kyushu Univ.)
副委員長氏名(和) / 佐野 健太郎(理研) / 山口 佳樹(筑波大) / 福田 大輔(富士通研) / 鯉渕 道紘(NII) / 中島 耕太(富士通研)
副委員長氏名(英) / Kentaro Sano(RIKEN) / Yoshiki Yamaguchi(Tsukuba Univ.) / Daisuke Fukuda(Fujitsu Labs.) / Michihiro Koibuchi(NII) / Kota Nakajima(Fujitsu Lab.)
幹事氏名(和) 土谷 亮(滋賀県大) / 岩崎 裕江(NTT) / 佐々木 通(三菱電機) / 谷川 一哉(広島市大) / 三好 健文(イーツリーズ・ジャパン) / 小平 行秀(会津大) / 桜井 祐市(日立) / 津邑 公暁(名工大) / 高前田 伸也(北大) / 近藤 正章(東大) / 塩谷 亮太(名大) / 田中 美帆(富士通研) / 長谷川 揚平(東芝メモリ)
幹事氏名(英) Akira Tsuchiya(Univ. Shiga Prefecture) / Hiroe Iwasaki(NTT) / Toru Sasaki(Mitsubishi Electric) / Kazuya Tanigawa(Hiroshima City Univ.) / Takefumi Miyoshi(e-trees.Japan) / Yukihide Kohira(Univ. of Aizu) / Yuichi Sakurai(Hitachi) / Tomoaki Tsumura(Nagoya Inst. of Tech.) / Shinya Takameda(Hokkaido Univ.) / Masaaki Kondo(Univ. of Tokyo) / Ryota Shioya(Nagoya Univ.) / Miho Tanaka(Fujitsu Labs.) / Yohei Hasegawa(Toshiba Memory)
幹事補佐氏名(和) / 小林 悠記(NEC) / 中原 啓貴(東工大) / 池田 一樹(日立) / 有間 英志(東大) / 小川 周吾(日立)
幹事補佐氏名(英) / Yuuki Kobayashi(NEC) / Hiroki Nakahara(Tokyo Inst. of Tech.) / Kazuki Ikeda(Hitachi) / Eiji Arima(Univ. of Tokyo) / Shugo Ogawa(Hitachi)

講演論文情報詳細
申込み研究会 Special Interest Group on System and LSI Design Methodology / Technical Committee on Reconfigurable Systems / Technical Committee on VLSI Design Technologies / Technical Committee on Computer Systems / Special Interest Group on System Architecture
本文の言語 JPN
タイトル(和) 簡易ディジタルスパイキングニューロンとそのFPGA実装に関する一考察
サブタイトル(和)
タイトル(英) Study of a Simplified Digital Spiking Neuron and Its FPGA Implementation
サブタイトル(和)
キーワード(1)(和/英) スパイキングニューラルネットワーク / Spiking neural networks
キーワード(2)(和/英) ディジタルスパイキングニューロン / Digital spiking neurons
キーワード(3)(和/英) 遺伝的アルゴリズム / GA(Genetic Algorithm)
キーワード(4)(和/英) FPGA実装 / FPGA implementation
第 1 著者 氏名(和/英) 米田 友洋 / Tomohiro Yoneda
第 1 著者 所属(和/英) 国立情報学研究所(略称:NII)
National Institute of Informatics(略称:NII)
発表年月日 2020-01-23
資料番号 VLD2019-75,CPSY2019-73,RECONF2019-65
巻番号(vol) vol.119
号番号(no) VLD-371,CPSY-372,RECONF-373
ページ範囲 pp.135-140(VLD), pp.135-140(CPSY), pp.135-140(RECONF),
ページ数 6
発行日 2020-01-15 (VLD, CPSY, RECONF)