講演名 2019-10-10
断熱的量子磁束パラメトロン16-bit桁上げ先読み加算器の誤動作原因の解析
田中 智之(横浜国大), アヤラ クリストファー(横浜国大), チェン オリビア(横浜国大), 齋藤 蕗生(横浜国大), 吉川 信行(横浜国大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) エネルギー効率の良い超伝導回路の一つに断熱量子磁束パラメトロン回路 (AQFP) がある。大規模なAQFP回路の動作実証のために、16-bit 桁上げ先読み加算器(16-bit KSA)を作成し、その測定を行った。設計には、これまでに実装した遺伝的アルゴリズムを用いた自動配置、配線ツールを利用した。作製した回路のジョセフソン接合数は約 5000 であり、AQFP集積回路では最大級の規模の回路である。また、回路の動作を少ない個数で効率よく確認するためのテストベクトルの決定方法についての検討も行った。これまでに部分的な動作を確認した。また、この測定結果をもとに、故障箇所の特定を試みた。本報告では、テストベクトルの決定法、測定結果、故障箇所の検討についてそれを報告する。
抄録(英) An adiabatic quantum flux parametron (AQFP) circuit is one of the energy efficient superconducting circuits. To demonstrate large-scale AQFP circuits, we designed and measured 16-bit Kogge-Stone adder. This circuit was designed using an automated placement and routing tool that we developed before. Fabricated chips are composed of about 5000 Josephson junction and are the largest scale circuits using the AQFP circuits. We investigated a method to check the functionality of circuits using input test vectors as small as possible. We have confirmed the partial operation of the circuit and identified the location of the failure based on the measurement results.
キーワード(和) 断熱量子磁束パラメトロン / AQFP / 並列プレフィックス加算器 / トップダウン設計 / 超伝導集積回路
キーワード(英) adiabatic quantum flux parametron / AQFP / carry prefix adder / top-down design / superconducting integrated circuits
資料番号 SCE2019-27
発行日 2019-10-02 (SCE)

研究会情報
研究会 SCE
開催期間 2019/10/9(から2日開催)
開催地(和) 東北大学・電気通信研究所
開催地(英)
テーマ(和) 検出基盤技術及び応用、一般
テーマ(英)
委員長氏名(和) 神代 暁(産総研)
委員長氏名(英) Satoshi Kohjiro(AIST)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和) 竹内 尚輝(横浜国大) / 三木 茂人(NICT)
幹事氏名(英) Naoki Takeuchi(Yokohama National Univ.) / Shigehito Miki(NICT)
幹事補佐氏名(和) 赤池 宏之(大同大)
幹事補佐氏名(英) Hiroyuki Akaike(Daido Univ.)

講演論文情報詳細
申込み研究会 Technical Committee on Superconductive Electronics
本文の言語 JPN
タイトル(和) 断熱的量子磁束パラメトロン16-bit桁上げ先読み加算器の誤動作原因の解析
サブタイトル(和)
タイトル(英) Analysis of Malfunction of an Adiabatic Quantum Flux Parametron 16-bit Kogge Stone Adder
サブタイトル(和)
キーワード(1)(和/英) 断熱量子磁束パラメトロン / adiabatic quantum flux parametron
キーワード(2)(和/英) AQFP / AQFP
キーワード(3)(和/英) 並列プレフィックス加算器 / carry prefix adder
キーワード(4)(和/英) トップダウン設計 / top-down design
キーワード(5)(和/英) 超伝導集積回路 / superconducting integrated circuits
第 1 著者 氏名(和/英) 田中 智之 / Tomoyuki Tanaka
第 1 著者 所属(和/英) 横浜国立大学(略称:横浜国大)
Yokohama National University(略称:YNU)
第 2 著者 氏名(和/英) アヤラ クリストファー / Christopher L. Ayala
第 2 著者 所属(和/英) 横浜国立大学(略称:横浜国大)
Yokohama National University(略称:YNU)
第 3 著者 氏名(和/英) チェン オリビア / Olivia Chen
第 3 著者 所属(和/英) 横浜国立大学(略称:横浜国大)
Yokohama National University(略称:YNU)
第 4 著者 氏名(和/英) 齋藤 蕗生 / Ro Saito
第 4 著者 所属(和/英) 横浜国立大学(略称:横浜国大)
Yokohama National University(略称:YNU)
第 5 著者 氏名(和/英) 吉川 信行 / Nobuyuki Yoshikawa
第 5 著者 所属(和/英) 横浜国立大学(略称:横浜国大)
Yokohama National University(略称:YNU)
発表年月日 2019-10-10
資料番号 SCE2019-27
巻番号(vol) vol.119
号番号(no) SCE-219
ページ範囲 pp.27-30(SCE),
ページ数 4
発行日 2019-10-02 (SCE)