講演名 2019-03-18
マルチFPGAにおける畳み込みニューラルネットワークの実装手法
比留間 葵(慶大), 山内 脩吾(慶大), 武者 千嵯(慶大), 工藤 知宏(東大), 天野 英晴(慶大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) FiC(Flow-in-Cloud)-SW は深層学習アプリケーション向けのFPGA ベースのスイッチボードである。FiC-SW は他のボードと接続するためのシリアルリンクを有し、回線交換式のネットワークを構築している。本稿では、このようなマルチFPGA システム上に深層学習の学習機構を実装した。実装では各ボードに重みを利用する処理が1 つずつ存在するようにし、全結合層部分については入出力を並列に行えるよう複数の演算器を用意する形で並列化を行い、実行時間や電力性能についての評価をとった。その結果、並列化した部分の実行性能は1166FPS となり、ナイーブな実装の164 倍の性能を達成した。
抄録(英)
キーワード(和) FPGA / マルチFPGA / 深層学習
キーワード(英)
資料番号 CPSY2018-116,DC2018-98
発行日 2019-03-10 (CPSY, DC)

研究会情報
研究会 CPSY / DC / IPSJ-SLDM / IPSJ-EMB / IPSJ-ARC
開催期間 2019/3/17(から2日開催)
開催地(和) 西之表市民会館(種子島)
開催地(英) Nishinoomote City Hall (Tanega-shima)
テーマ(和) 組込み技術とネットワークに関するワークショップ ETNET2019
テーマ(英) ETNET2019
委員長氏名(和) 中野 浩嗣(広島大) / 福本 聡(首都大東京) / 田宮 豊(富士通研) / / 五島 正裕(NII)
委員長氏名(英) Koji Nakano(Hiroshima Univ.) / Satoshi Fukumoto(Tokyo Metropolitan Univ.) / Yutaka Tamiya(Fujitsu Lab.) / / Masahiro Goshima(NII)
副委員長氏名(和) 入江 英嗣(東大) / 三吉 貴史(富士通研) / 高橋 寛(愛媛大)
副委員長氏名(英) Hidetsugu Irie(Univ. of Tokyo) / Takashi Miyoshi(Fujitsu) / Hiroshi Takahashi(Ehime Univ.)
幹事氏名(和) 大川 猛(宇都宮大) / 高前田 伸也(北大) / 金子 晴彦(東工大) / 新井 雅之(日大) / 柴田 誠也(NEC) / 密山 幸男(高知工科大) / 細谷 英一(NTT) / / 小野 貴継(九大) / 近藤 正章(東大) / 長谷川 揚平(東芝) / 塩谷 亮太(名大)
幹事氏名(英) Takeshi Ohkawa(Utsunomiya Univ.) / Shinya Takameda(Hokkaido Univ.) / Haruhiko Kaneko(Tokyo Inst. of Tech.) / Masayuki Arai(Nihon Univ.) / Seiya Shibata(NEC) / Yukio Mitsuyama(Kochi Univ. of Tech.) / Eiichi Hosoya(NTT) / / Takatsugu Ono(Kyushu Univ.) / Masaaki Kondo(Univ. of Tokyo) / Yohei Hasegawa(Toshiba) / Ryota Shioya(Nagoya Univ.)
幹事補佐氏名(和) 伊藤 靖朗(広島大) / 津邑 公暁(名工大)
幹事補佐氏名(英) Yasuaki Ito(Hiroshima Univ.) / Tomoaki Tsumura(Nagoya Inst. of Tech.)

講演論文情報詳細
申込み研究会 Technical Committee on Computer Systems / Technical Committee on Dependable Computing / Special Interest Group on System and LSI Design Methodology / Special Interest Group on Embedded Systems / Special Interest Group on System Architecture
本文の言語 JPN
タイトル(和) マルチFPGAにおける畳み込みニューラルネットワークの実装手法
サブタイトル(和)
タイトル(英) Implementation of Training Phase of Convolutional Neural Networks on Multi FPGA
サブタイトル(和)
キーワード(1)(和/英) FPGA
キーワード(2)(和/英) マルチFPGA
キーワード(3)(和/英) 深層学習
第 1 著者 氏名(和/英) 比留間 葵 / Aoi Hiruma
第 1 著者 所属(和/英) 慶應義塾大学(略称:慶大)
Keio University(略称:Keio Univ.)
第 2 著者 氏名(和/英) 山内 脩吾 / Yugo Yamauchi
第 2 著者 所属(和/英) 慶應義塾大学(略称:慶大)
Keio University(略称:keio Univ.)
第 3 著者 氏名(和/英) 武者 千嵯 / Kazusa Musha
第 3 著者 所属(和/英) 慶應義塾大学(略称:慶大)
Keio University(略称:Keio Univ.)
第 4 著者 氏名(和/英) 工藤 知宏 / Tomohiro Kudoh
第 4 著者 所属(和/英) 東京大学(略称:東大)
The University of Tokyo(略称:Tokyo Univ.)
第 5 著者 氏名(和/英) 天野 英晴 / Hideharu Amano
第 5 著者 所属(和/英) 慶應義塾大学(略称:慶大)
Keio University(略称:Keio Univ.)
発表年月日 2019-03-18
資料番号 CPSY2018-116,DC2018-98
巻番号(vol) vol.118
号番号(no) CPSY-514,DC-515
ページ範囲 pp.259-264(CPSY), pp.259-264(DC),
ページ数 6
発行日 2019-03-10 (CPSY, DC)