講演名 2019-03-01
複数データフローグラフにまたがる動的スケジューリングを実現する分散制御回路の自動合成
太田 小百合(関西学院大), 石浦 菜岐佐(関西学院大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では, 分散制御方式を適用した回路を CDFG (Control Dataflow Graph) から自動合成する手法を提案する. 複数の有限状態機械 (FSM) によって回路を制御する分散制御方式は, 演算の実行タイミングを動的に調整することにより, 不定サイクル演算器を含む回路の効率的な実行制御を可能にする. 清水, 中野は複数 DFG (Dataflow Graph) にまたがる分散制御手法を提案しているが, 回路はいずれも手設計によるものであった. 本稿では, 中野の実行制御方式によって回路が合成可能なように CDFG に制約を加えた上で, 制御部の FSM の遷移条件や生成信号の定式化を行う . また, 複数の DFG にまたがるデータ依存関係を扱うため, CDFG 中の DFG の可達解析に基づいて制御信号を生成する. 2 つの CDFG に複数のバインディングを用いて行なった実験では, 集中制御方式に比べて規模は平均約 13% 増加したが, 遅延は同程度の回路を合成することができた .
抄録(英) This article presents a method for synthesizing circuits with distributed control from CDFGs (control data flow graphs). The distributed control attempts to harness a datapath with multiple FSMs (finite state machines) to adjust execution timing of operations dynamically, by which wasteful waits caused by variable latency units are reduced. Although Shimizu and Nakano proposed a distributed control scheme which allowed dynamic scheduling across multiple DFGs, they just presented example controllers which were manually designed. This article shows a formulation to make the multiple FSMs work in ensemble based on Nakano’s scheme, along with some restrictions on CDFGs to allow automatic synthesis. Experimental results shows that the synthesized circuits are on average about 13% larger than those based on conventional centralized controllers, but the critical path delay stays the same.
キーワード(和) 高位合成 / 不定サイクル演算 / 制御合成 / 分散制御
キーワード(英) high-level synthesis / variable latency units / control synthesis / distributed controller
資料番号 VLD2018-125,HWS2018-88
発行日 2019-02-20 (VLD, HWS)

研究会情報
研究会 HWS / VLD
開催期間 2019/2/27(から4日開催)
開催地(和) 沖縄県青年会館
開催地(英) Okinawa Ken Seinen Kaikan
テーマ(和) システムオンシリコンを支える設計技術, ハードウェアセキュリティ, 一般
テーマ(英) Design Technology for System-on-Silicon, Hardware Security, etc.
委員長氏名(和) 松本 勉(横浜国大) / 峯岸 孝行(三菱電機)
委員長氏名(英) Tsutomu Matsumoto(Yokohama National Univ.) / Noriyuki Minegishi(Mitsubishi Electric)
副委員長氏名(和) 川村 信一(東芝) / 池田 誠(東大) / 戸川 望(早大)
副委員長氏名(英) Shinichi Kawamura(Toshiba) / Makoto Ikeda(Univ. of Tokyo) / Nozomu Togawa(Waseda Univ.)
幹事氏名(和) 三浦 典之(神戸大) / 国井 裕樹(セコム) / 新田 高庸(NTT) / 小平 行秀(会津大)
幹事氏名(英) Noriyuki Miura(Kobe Univ.) / Hiroki Kunii(SECOM) / Koyo Nitta(NTT) / Yukihide Kohira(Univ. of Aizu)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Technical Committee on Hardware Security / Technical Committee on VLSI Design Technologies
本文の言語 JPN
タイトル(和) 複数データフローグラフにまたがる動的スケジューリングを実現する分散制御回路の自動合成
サブタイトル(和)
タイトル(英) Synthesis of Distributed Control Circuits for Dynamic Scheduling across Multiple Dataflow Graphs
サブタイトル(和)
キーワード(1)(和/英) 高位合成 / high-level synthesis
キーワード(2)(和/英) 不定サイクル演算 / variable latency units
キーワード(3)(和/英) 制御合成 / control synthesis
キーワード(4)(和/英) 分散制御 / distributed controller
第 1 著者 氏名(和/英) 太田 小百合 / Sayuri Ota
第 1 著者 所属(和/英) 関西学院大学(略称:関西学院大)
Kwansei Gakuin University(略称:Kwansei Gakuin Univ.)
第 2 著者 氏名(和/英) 石浦 菜岐佐 / Nagisa Ishiura
第 2 著者 所属(和/英) 関西学院大学(略称:関西学院大)
Kwansei Gakuin University(略称:Kwansei Gakuin Univ.)
発表年月日 2019-03-01
資料番号 VLD2018-125,HWS2018-88
巻番号(vol) vol.118
号番号(no) VLD-457,HWS-458
ページ範囲 pp.193-198(VLD), pp.193-198(HWS),
ページ数 6
発行日 2019-02-20 (VLD, HWS)