講演名 2019-03-02
PRINCEファミリ暗号プロセッサの超軽量実装
松田 航平(神戸大), 永田 真(神戸大), 三浦 典之(神戸大),
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 情報化社会の発展に伴い, IoTシステムのエッジノード等においても利用可能な軽量暗号技術に関する研究が盛んに行われている. 本稿では, 2017年に提案された軽量暗号アルゴリズムの一つであるPRINCEの超軽量ハードウェア実装手法について, 設計コスト・実装効率の改善を可能とする自動設計ツールによる設計フローを提案する. 加えて, 提案設計フローに則り, 超軽量ハードウェア実装に適した暗号アルゴリズムであるMIDORI, MANTISの設計を行い, シミュレーションベースでの性能評価を行った. その結果, 提案されているPRINCEの実装と比較し, MANTISは約10%のレイテンシ改善を確認できた. また, フルカスタム設計のPRINCEコアと比較し, 自動設計PRINCEコアは約23%程度, 面積効率が改善することを確認した.
抄録(英) An ultra-light-weight PRINCE cryptographic processor was proposed by Miura, et al. in 2017. In this paper, based on this design methodology, auto design flow using commercial EDA tools is developed. By using EDA tools, a design cost can be suppressed, additionally more efficient design can be achieved. Lightweight ciphers, MIDORI and MANTIS are designed based on proposed methodology and are evaluated operation latency and area efficiency. This MANTIS processor improved 10% operation latency compared with full-custom PRINCE processor. Also, auto-design PRINCE processor can be suppressed layout area of 23% compared with full-custom PRINCE core.
キーワード(和) 軽量暗号 / PRINCE / MANTIS / MIDORI / ハードウェア実装
キーワード(英) Lightweight Cipher / PRINCE / MANTIS / MIDORI / Hardware Implementation
資料番号 VLD2018-137,HWS2018-100
発行日 2019-02-20 (VLD, HWS)

研究会情報
研究会 HWS / VLD
開催期間 2019/2/27(から4日開催)
開催地(和) 沖縄県青年会館
開催地(英) Okinawa Ken Seinen Kaikan
テーマ(和) システムオンシリコンを支える設計技術, ハードウェアセキュリティ, 一般
テーマ(英) Design Technology for System-on-Silicon, Hardware Security, etc.
委員長氏名(和) 松本 勉(横浜国大) / 峯岸 孝行(三菱電機)
委員長氏名(英) Tsutomu Matsumoto(Yokohama National Univ.) / Noriyuki Minegishi(Mitsubishi Electric)
副委員長氏名(和) 川村 信一(東芝) / 池田 誠(東大) / 戸川 望(早大)
副委員長氏名(英) Shinichi Kawamura(Toshiba) / Makoto Ikeda(Univ. of Tokyo) / Nozomu Togawa(Waseda Univ.)
幹事氏名(和) 三浦 典之(神戸大) / 国井 裕樹(セコム) / 新田 高庸(NTT) / 小平 行秀(会津大)
幹事氏名(英) Noriyuki Miura(Kobe Univ.) / Hiroki Kunii(SECOM) / Koyo Nitta(NTT) / Yukihide Kohira(Univ. of Aizu)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Technical Committee on Hardware Security / Technical Committee on VLSI Design Technologies
本文の言語 JPN
タイトル(和) PRINCEファミリ暗号プロセッサの超軽量実装
サブタイトル(和)
タイトル(英) An ultra-light weight implementation of PRINCE-family cryptographic processor
サブタイトル(和)
キーワード(1)(和/英) 軽量暗号 / Lightweight Cipher
キーワード(2)(和/英) PRINCE / PRINCE
キーワード(3)(和/英) MANTIS / MANTIS
キーワード(4)(和/英) MIDORI / MIDORI
キーワード(5)(和/英) ハードウェア実装 / Hardware Implementation
第 1 著者 氏名(和/英) 松田 航平 / Kohei Matsuda
第 1 著者 所属(和/英) 神戸大学(略称:神戸大)
Kobe University(略称:Kobe Univ.)
第 2 著者 氏名(和/英) 永田 真 / Makoto Nagata
第 2 著者 所属(和/英) 神戸大学(略称:神戸大)
Kobe University(略称:Kobe Univ.)
第 3 著者 氏名(和/英) 三浦 典之 / Noriyuki Miura
第 3 著者 所属(和/英) 神戸大学(略称:神戸大)
Kobe University(略称:Kobe Univ.)
発表年月日 2019-03-02
資料番号 VLD2018-137,HWS2018-100
巻番号(vol) vol.118
号番号(no) VLD-457,HWS-458
ページ範囲 pp.261-265(VLD), pp.261-265(HWS),
ページ数 5
発行日 2019-02-20 (VLD, HWS)