情報・システム-画像工学(開催日:2020/01/22)

タイトル/著者/発表日/資料番号
アンサンブル学習を用いたスパースCNNのFPGA実装に関して

倉持 亮佑(東工大),  佐田 悠生(東工大),  下田 将之(東工大),  佐藤 真平(東工大),  中原 啓貴(東工大),  

[発表日]2020-01-22
[資料番号]VLD2019-65,CPSY2019-63,RECONF2019-55
等価ミュータント生成によるCコンパイラのテストバリエーションの増強

前田 紘輝(関西学院大),  石浦 菜岐佐(関西学院大),  

[発表日]2020-01-22
[資料番号]VLD2019-61,CPSY2019-59,RECONF2019-51
ハードウェア実装に適した畳込みニューラルネットワークのフィルタに関する比較

秋元 宏介(東工大),  佐田 悠生(東工大),  佐藤 真平(東工大),  中原 啓貴(東工大),  

[発表日]2020-01-22
[資料番号]VLD2019-64,CPSY2019-62,RECONF2019-54
ルータのマルチFPGAシステムへの実装と性能評価

清水 智貴(慶大),  伊藤 光平(慶大),  飯塚 健介(慶大),  山内 脩吾(慶大),  弘中 和衛(慶大),  天野 英晴(慶大),  

[発表日]2020-01-22
[資料番号]VLD2019-59,CPSY2019-57,RECONF2019-49
マルチFPGAにおける複数スイッチを使用した際の性能評価

伊藤 光平(慶大),  飯塚 健介(慶大),  山内 脩吾(慶大),  弘中 和衛(慶大),  胡 曜(NII),  鯉渕 道紘(NII),  天野 英晴(慶大),  

[発表日]2020-01-22
[資料番号]VLD2019-60,CPSY2019-58,RECONF2019-50
アフィン変換を用いた論理暗号化手法について

松永 裕介(九大),  

[発表日]2020-01-22
[資料番号]VLD2019-63,CPSY2019-61,RECONF2019-53
最小直径ネットワークトポロジのラック配置最適化

河野 隆太(慶大),  松谷 宏紀(慶大),  鯉渕 道紘(NII),  天野 英晴(慶大),  

[発表日]2020-01-22
[資料番号]VLD2019-58,CPSY2019-56,RECONF2019-48
CLAHEの低価格Zynqボードを用いた高位合成による実装

本田 紘規(慶大),  ウェイ カイジ(慶大),  新井 正敏(埼玉大),  天野 英晴(慶大),  

[発表日]2020-01-22
[資料番号]VLD2019-54,CPSY2019-52,RECONF2019-44
データ生成プログラムを利用したデータ項目の型推定に基づく変異ベースファジング

樋口 瑛子(関西学院大),  石浦 菜岐佐(関西学院大),  難波 学之(関西学院大),  

[発表日]2020-01-22
[資料番号]VLD2019-62,CPSY2019-60,RECONF2019-52
畳み込みニューラルネットワークを用いた単眼深度推定のFPGA実装について

佐田 悠生(東工大),  下田 将之(東工大),  佐藤 真平(東工大),  中原 啓貴(東工大),  

[発表日]2020-01-22
[資料番号]VLD2019-66,CPSY2019-64,RECONF2019-56
ベクトルプロセッサからFPGAへのタスクオフロードに関する一考察

土方 康平(東北大),  上野 知洋(理研),  江川 隆輔(東北大),  滝沢 寛之(東北大),  佐野 健太郎(理研),  

[発表日]2020-01-22
[資料番号]VLD2019-55,CPSY2019-53,RECONF2019-45
Android OS向けMPI実行環境におけるNAT越え機能の検討

新里 将大(宇都宮大),  大津 金光(宇都宮大),  横田 隆史(宇都宮大),  

[発表日]2020-01-22
[資料番号]VLD2019-57,CPSY2019-55,RECONF2019-47
リアルタイム処理用DDR4 SDRAMコントローラ

原村 颯(慶大),  山﨑 信行(慶大),  

[発表日]2020-01-22
[資料番号]VLD2019-56,CPSY2019-54,RECONF2019-46
Linuxが動作するRISC-Vコンピュータシステムの設計とVerilog HDLによる実装

三浦 順也(東工大),  宮崎 広夢(東工大),  吉瀬 謙二(東工大),  

[発表日]2020-01-23
[資料番号]VLD2019-72,CPSY2019-70,RECONF2019-62
5段パイプラインのRISC-Vソフトプロセッサの設計と実装

宮崎 広夢(東工大),  金森 拓斗(東工大),  Md Ashraful Islam(東工大),  吉瀬 謙二(東工大),  

[発表日]2020-01-23
[資料番号]VLD2019-73,CPSY2019-71,RECONF2019-63
FPGAを用いたストリームデータ集約演算のウィンドウサイズ拡大

大坂 誠樹(電通大),  吉見 真聡(TIS),  策力木格(電通大),  吉永 努(電通大),  

[発表日]2020-01-23
[資料番号]VLD2019-76,CPSY2019-74,RECONF2019-66
依存グラフのスケジュール変換による畳み込み処理向けメモリアクセス最適化

外處 尭之(東京都市大),  瀬戸 謙修(東京都市大),  

[発表日]2020-01-23
[資料番号]VLD2019-69,CPSY2019-67,RECONF2019-59
FreeRTOSを用いたシステムのフルハードウェア合成

中野 和香子(関西学院大),  石浦 菜岐佐(関西学院大),  冨山 宏之(立命館大),  神原 弘之(京都高度技研),  

[発表日]2020-01-23
[資料番号]VLD2019-70,CPSY2019-68,RECONF2019-60
RISC-V機械語プログラムからのバイナリ合成

浜名 将輝(関西学院大),  石浦 菜岐佐(関西学院大),  

[発表日]2020-01-23
[資料番号]VLD2019-71,CPSY2019-69,RECONF2019-61
動画認識フロントエンドを想定した特徴抽出専用ハードウェアの構想

中島 康彦(奈良先端大),  

[発表日]2020-01-23
[資料番号]VLD2019-77,CPSY2019-75,RECONF2019-67
12>> 1-20hit(40hit)