情報・システム-画像工学(開催日:2019/01/30)

タイトル/著者/発表日/資料番号
Coherent Ising MachineにおけるFPGA測定フィードバックシステム

本庄 利守(NTT),  稲垣 卓弘(NTT),  稲葉 謙介(NTT),  生田 拓也(NTT),  武居 弘樹(NTT),  

[発表日]2019-01-30
[資料番号]VLD2018-78,CPSY2018-88,RECONF2018-52
一般同期性能を向上させる遅延最適化に関する検討

佐々 栄治郎(東工大),  佐藤 真平(東工大),  高橋 篤司(東工大),  

[発表日]2019-01-30
[資料番号]VLD2018-72,CPSY2018-82,RECONF2018-46
拡張ユークリッド互除法におけるLeading Zeroを利用した計算回数削減手法の提案

荻野 政樹(群馬大),  田中 勇樹(群馬大),  魏 書剛(群馬大),  

[発表日]2019-01-30
[資料番号]VLD2018-73,CPSY2018-83,RECONF2018-47
意味的領域分割のための組み込みシステム向け疎な全畳み込みニューラルネットワークのFPGA実装の検討

下田 将之(東工大),  佐田 悠生(東工大),  中原 啓貴(東工大),  

[発表日]2019-01-30
[資料番号]VLD2018-76,CPSY2018-86,RECONF2018-50
[招待講演]大規模PCクラスタ技術

中島 耕太(富士通研),  

[発表日]2019-01-30
[資料番号]VLD2018-81,CPSY2018-91,RECONF2018-55
多重縮退故障用インクリメンタルテストパターン自動生手法

王 培坤(東大),  ガラバギ アミル マサウド(東大),  藤田 昌宏(東大),  

[発表日]2019-01-30
[資料番号]VLD2018-74,CPSY2018-84,RECONF2018-48
雑音畳込みニューラルネットワークとそのFPGA実装について

宗形 敦樹(東工大),  佐藤 真平(東工大),  中原 啓貴(東工大),  

[発表日]2019-01-30
[資料番号]VLD2018-75,CPSY2018-85,RECONF2018-49
3Dフラッシュメモリの製造技術を用いた積層型全加算器の設計法

鈴木 章矢(湘南工科大),  渡辺 重佳(湘南工科大),  

[発表日]2019-01-30
[資料番号]VLD2018-77,CPSY2018-87,RECONF2018-51
自動運転の実現に向けた画像処理アルゴリズムのFPGAによる実装

本田 紘規(慶大),  ウェイ カイジ(慶大),  天野 英晴(慶大),  

[発表日]2019-01-30
[資料番号]VLD2018-80,CPSY2018-90,RECONF2018-54
ROSベースの自律移動ロボットにおけるFPGA統合開発プラットフォーム

田村 爽(京大),  新田 泰大(京大),  高瀬 英希(京大),  高木 一義(京大),  高木 直史(京大),  

[発表日]2019-01-30
[資料番号]VLD2018-79,CPSY2018-89,RECONF2018-53
FPGA NICを用いたEffectively-onceセマンティクスのための重複除去機構

鈴木 滉司(慶大),  三塚 皐矢(慶大),  岩田 拓真(慶大),  松谷 宏紀(慶大),  

[発表日]2019-01-31
[資料番号]VLD2018-83,CPSY2018-93,RECONF2018-57
異デバイス間でのPCIe通信を実現するOpenCL対応FPGAモジュールの提案と検証

小林 諒平(筑波大),  藤田 典久(筑波大),  山口 佳樹(筑波大),  朴 泰祐(筑波大),  

[発表日]2019-01-31
[資料番号]VLD2018-89,CPSY2018-99,RECONF2018-63
複数オンライン逐次学習コアによる教師なし異常行動検出の検討

伊藤 怜(慶大),  塚田 峰登(慶大),  近藤 正章(東大),  松谷 宏紀(慶大),  

[発表日]2019-01-31
[資料番号]VLD2018-85,CPSY2018-95,RECONF2018-59
データフロー型計算アプリケーション用DMACの高位合成による自動設計

木田 智大(長崎大),  川俣 裕一(長崎大),  柴田 裕一郎(長崎大),  佐野 健太郎(理研),  

[発表日]2019-01-31
[資料番号]VLD2018-87,CPSY2018-97,RECONF2018-61
FPGA上での部分再構成を使用したストリーム向けクロスバの実装と検証

川俣 裕一(長崎大),  木田 智大(長崎大),  柴田 裕一郎(長崎大),  佐野 健太郎(理研),  

[発表日]2019-01-31
[資料番号]VLD2018-90,CPSY2018-100,RECONF2018-64
非整列ストリームデータ処理向けマルチコアプロセッサシステムの検討と評価

三好 健文(トヨタIT開発センター),  

[発表日]2019-01-31
[資料番号]VLD2018-91,CPSY2018-101,RECONF2018-65
オンライン逐次学習による教師なし異常検知コアの面積性能評価

井坪 知也(慶大),  塚田 峰登(慶大),  松谷 宏紀(慶大),  

[発表日]2019-01-31
[資料番号]VLD2018-86,CPSY2018-96,RECONF2018-60
高位合成による専用命令実装手法の予備的評価

岩本 凌大(豊橋技科大),  藤枝 直輝(豊橋技科大),  市川 周一(豊橋技科大),  坂本 譲二(豊橋技科大),  

[発表日]2019-01-31
[資料番号]VLD2018-88,CPSY2018-98,RECONF2018-62
FiCSW上での部分再構成の評価

山倉 美穂(慶大),  畔上 佳太(慶大),  武者 千嵯(慶大),  天野 英晴(慶大),  

[発表日]2019-01-31
[資料番号]VLD2018-82,CPSY2018-92,RECONF2018-56
Lattice-Boltzmann MethodのIntel Programmable Accelerator Cardへの実装と評価

宮島 敬明(理研),  上野 知洋(理研),  佐野 健太郎(理研),  

[発表日]2019-01-31
[資料番号]VLD2018-92,CPSY2018-102,RECONF2018-66
12>> 1-20hit(21hit)