情報・システム-ディペンダブルコンピューティング(開催日:2017/11/06)

タイトル/著者/発表日/資料番号
コントローラ拡大を用いたレジスタ転送レベルにおけるテストパターン数削減のためのハードウェア要素のテストレジスタ割当て法

武田 俊(日大),  細川 利典(日大),  山崎 紘史(日大),  吉村 正義(京都産大),  

[発表日]2017-11-06
[資料番号]VLD2017-37,DC2017-43
IPコアの論理暗号化法の復号化鍵数の評価

橋立 英実(日大),  細川 利典(日大),  吉村 正義(京都産大),  

[発表日]2017-11-06
[資料番号]VLD2017-31,DC2017-37
hCODE 2.0: FPGAクラスタシステム向けオープンソース開発管理プラットフォーム

中川 裕貴(熊本大),  趙 謙(熊本大),  尼崎 太樹(熊本大),  飯田 全広(熊本大),  久我 守弘(熊本大),  末吉 敏則(熊本大),  

[発表日]2017-11-06
[資料番号]VLD2017-27,DC2017-33
機械学習を用いたフェールチップ判別における適用識別器と判別確度の決定法

柚留木 大地(大分大),  大竹 哲史(大分大),  中村 芳行(ルネサス エレクトロニクス),  

[発表日]2017-11-06
[資料番号]VLD2017-36,DC2017-42
高位合成を用いた3次元立体音響プロセッサの設計環境の構築

大平 裟耶(日大),  土屋 尚暉(日大),  松村 哲哉(日大),  

[発表日]2017-11-06
[資料番号]VLD2017-28,DC2017-34
バックゲートバイアス制御技術のためのトリプルウェル構造のオーバーヘッド低減

小笠原 泰弘(産総研),  関川 敏弘(産総研),  小池 帆平(産総研),  

[発表日]2017-11-06
[資料番号]VLD2017-32,DC2017-38
[招待講演]超伝導量子計算

中村 泰信(東大),  

[発表日]2017-11-06
[資料番号]CPM2017-79,ICD2017-38,IE2017-64
センサーノード応用に向けた楕円曲線暗号のハードウェア実装

斎藤 僚介(東大),  粟野 皓光(東大),  池田 誠(東大),  

[発表日]2017-11-06
[資料番号]
NIDSのPCREのパターンマッチングのFPGA実装とその高速化・省メモリ化

福田 真啓(北陸先端大),  井口 寧(北陸先端大),  

[発表日]2017-11-06
[資料番号]RECONF2017-37
FPGAを用いたグラフストリーム処理の一検討

松崎 貴之(熊本大),  尼崎 太樹(熊本大),  飯田 全広(熊本大),  久我 守弘(熊本大),  末吉 敏則(熊本大),  

[発表日]2017-11-06
[資料番号]RECONF2017-38
BN曲線上におけるOptimal Ateペアリング向け演算ハードウェアの最適化

市橋 忠之(東大),  粟野 皓光(東大),  池田 誠(東大),  

[発表日]2017-11-06
[資料番号]VLD2017-30,DC2017-36
ツインタワー用共有メモリチップの開発

寺嶋 爽花(慶大),  小島 拓也(慶大),  奥原 颯(慶大),  松下 悠亮(慶大),  安藤 尚輝(慶大),  並木 美太郎(東京農工大),  天野 英晴(慶大),  

[発表日]2017-11-06
[資料番号]VLD2017-34,DC2017-40
近似乗算器の内部構成に関する検討

井上 晶仁(福岡大),  田島 加織(福岡大),  馬場 裕之(福岡大),  ヨウ ドウキン(福岡大),  請園 智玲(福岡大),  佐藤 寿倫(福岡大),  

[発表日]2017-11-06
[資料番号]VLD2017-29,DC2017-35
高周波信号からの高精度なピーク値推定システムのFPGA実装

釜坂 僚(長崎大),  瀬川 泰誠(長崎大),  柴田 裕一郎(長崎大),  

[発表日]2017-11-06
[資料番号]RECONF2017-39
動的マルチボディバイアス制御を用いたデジタルメモリのリークエネルギー削減

吉田 有佑(芝浦工大),  宇佐美 公良(芝浦工大),  

[発表日]2017-11-06
[資料番号]VLD2017-33,DC2017-39
遅延故障BIST高品質化のためのLFSRシード生成法

渡邊 恭之介(大分大),  大竹 哲史(大分大),  

[発表日]2017-11-06
[資料番号]VLD2017-35,DC2017-41
[招待講演]Deep Learningの高速化・効率化に関する研究

深貝 卓也(富士通研),  白幡 晃一(富士通研),  富田 安基(富士通研),  橋本 鉄太郎(富士通研),  池 敦(富士通研),  山崎 雅文(富士通研),  笠置 明彦(富士通研),  田原 司睦(富士通研),  汪 留安(FRDC),  王 淞(FRDC),  孫 利(FRDC),  孫 俊(FRDC),  

[発表日]2017-11-07
[資料番号]CPM2017-86,ICD2017-45,IE2017-71
多数決関数を用いた並列プレフィックス加算器の実現と最適化

松本 大輝(早大),  柳澤 政生(早大),  木村 晋二(早大),  

[発表日]2017-11-07
[資料番号]VLD2017-46,DC2017-52
トリガ条件の異なるハードウェアトロイの設計とSVMを用いた検出

井上 智貴(早大),  長谷川 健人(早大),  小林 悠記(NEC),  柳澤 政生(早大),  戸川 望(早大),  

[発表日]2017-11-07
[資料番号]VLD2017-51,DC2017-57
グリッチ削減のためのパイプライン構造の最適化

小島 拓也(慶大),  安藤 尚輝(慶大),  奥原 颯(慶大),  天野 英晴(慶大),  

[発表日]2017-11-07
[資料番号]RECONF2017-41
1234>> 1-20hit(69hit)