情報・システム-ディペンダブルコンピューティング(開催日:2005/11/23)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]2005/11/23
[資料番号]
目次

,  

[発表日]2005/11/23
[資料番号]
レイアウトCADとDFM : 始まりと成熟(VLSIの設計/検証/テスト及び一般(デザインガイア))

三橋 隆,  

[発表日]2005/11/23
[資料番号]VLD2005-54,ICD2005-149,DC2005-31
90nm標準CMOSプロセスを用いて試作した40Gb/s 4:1 MUX/1:4 DEMUX(VLSIの設計/検証/テスト及び一般(デザインガイア))

神田 浩一,  山崎 大輔,  山本 拓司,  掘中 実,  小川 淳二,  田村 泰孝,  小野寺 裕幸,  

[発表日]2005/11/23
[資料番号]VLD2005-55,ICD2005-150,DC2005-32
ロータリエンコーダ用誤差測定回路の高度化(VLSIの設計/検証/テスト及び一般(デザインガイア))

玉真 昭男,  杉浦 正大,  益田 正,  

[発表日]2005/11/23
[資料番号]VLD2005-56,ICD2005-151,DC2005-33
Low Power Design for IEEE 802.11 WLAN at the Medium Access Control Layer

,  安浦 寛人,  

[発表日]2005/11/23
[資料番号]VLD2005-57,ICD2005-152,DC2005-34
非対称な信号遷移を用いた高速ダイナミック回路の論理合成手法(VLSIの設計/検証/テスト及び一般(デザインガイア))

森本 薫夫,  永田 真,  瀧 和男,  

[発表日]2005/11/23
[資料番号]VLD2005-58,ICD2005-153,DC2005-35
遅延変動特性を考慮したタイミング信号設計方式に関する検討(VLSIの設計/検証/テスト及び一般(デザインガイア))

今井 雅,  渡邊 孝一,  近藤 正章,  中村 宏,  南谷 崇,  

[発表日]2005/11/23
[資料番号]VLD2005-59,ICD2005-154,DC2005-36
bit単位の遅延変動を考慮した高性能低消費電力演算回路の設計(VLSIの設計/検証/テスト及び一般(デザインガイア))

渡邊 孝一,  今井 雅,  近藤 正章,  中村 宏,  南谷 崇,  

[発表日]2005/11/23
[資料番号]VLD2005-60,ICD2005-155,DC2005-37
複写される方へ

,  

[発表日]2005/11/23
[資料番号]
Notice about photocopying

,  

[発表日]2005/11/23
[資料番号]
奥付

,  

[発表日]2005/11/23
[資料番号]