情報・システム-コンピュータシステム(開催日:2018/12/05)

タイトル/著者/発表日/資料番号
動的計画法に基づくドローンの低消費エネルギー配送計画

舟橋 勇佑(立命館大),  柴田 敦也(立命館大),  根來 俊輔(立命館大),  谷口 一徹(阪大),  冨山 宏之(立命館大),  

[発表日]2018-12-05
[資料番号]VLD2018-41,DC2018-27
グラフ畳み込みネットワークを用いたネットリスト機能推定の検討

小山 大輝(熊本大),  尼崎 太樹(熊本大),  飯田 全広(熊本大),  安田 紘晃(三菱電機エンジニアリング),  伊藤 寛人(三菱電機エンジニアリング),  

[発表日]2018-12-05
[資料番号]VLD2018-44,DC2018-30
側壁ダブルパターニングを前提とした2層配線のための改良手法

田村 昇也(東京農工大),  藤吉 邦洋(東京農工大),  

[発表日]2018-12-05
[資料番号]VLD2018-45,DC2018-31
高位合成によるラジオシティ法のソフトウェア/ハードウェア協調FPGAシステム開発

田村 昂太郎(電通大),  成見 哲(電通大),  

[発表日]2018-12-05
[資料番号]RECONF2018-34
NLoCの自動設計手法と最適な構造の提案

梅田 悠人(立命館大),  山下 茂(立命館大),  

[発表日]2018-12-05
[資料番号]VLD2018-40,DC2018-26
水平方向チップ間ワイヤレスバスを用いた形状自在SiPの検討

門本 淳一郎(東大),  入江 英嗣(東大),  坂井 修一(東大),  

[発表日]2018-12-05
[資料番号]VLD2018-46,DC2018-32
Intel OpenCLを用いた3状態YOLOv2のFPGA実装について

佐田 悠生(東工大),  下田 将之(東工大),  佐藤 真平(東工大),  中原 啓貴(東工大),  

[発表日]2018-12-05
[資料番号]RECONF2018-35
機械学習による内視鏡動画像リアルタイム診断支援システムのプロトタイピング

岡本 拓巳(広島大),  小田川 真之(広島大),  竹林 光治郎(広島大),  長野 幹央(広島大),  小出 哲士(広島大),  玉木 徹(広島大),  Bisser Raytchev(広島大),  金田 和文(広島大),  吉田 成人(JR広島病院),  三重野 寛(JR広島病院),  田中 信治(広島大),  菅原 崇之(日本ケイデンス・デザイン・システムズ),  戸石 浩司(日本ケイデンス・デザイン・システムズ),  辻 雅之(日本ケイデンス・デザイン・システムズ),  丹場 展雄(日本ケイデンス・デザイン・システムズ),  

[発表日]2018-12-05
[資料番号]VLD2018-42,DC2018-28
[基調講演]畳込みニューラルネットワークの専用ハードウェアに関する研究動向

中原 啓貴(東工大),  

[発表日]2018-12-05
[資料番号]VLD2018-43,CPM2018-87,ICD2018-48,IE2018-66,CPSY2018-36,DC2018-29,RECONF2018-36
[基調講演]ポストCMOS回路技術が拓くAIハードウェアの挑戦

羽生 貴弘(東北大),  

[発表日]2018-12-05
[資料番号]
非均質マルチコアにおける可変並列度タスクの低消費エネルギー化スケジューリング

西川 広記(立命館大),  島田 佳奈(立命館大),  谷口 一徹(阪大),  冨山 宏之(立命館大),  

[発表日]2018-12-06
[資料番号]VLD2018-63,DC2018-49
細粒度再構成可能デバイスMPLDにおけるディープラーニングを用いた論理素子配置の良し悪し判定

藤石 秀仁(広島市大),  鎌田 時生(広島市大),  弘中 哲夫(広島市大),  谷川 一哉(広島市大),  窪田 昌史(広島市大),  

[発表日]2018-12-06
[資料番号]VLD2018-48,DC2018-34
機械学習攻撃に耐性のあるPUFのセキュア認証方式

野崎 佑典(名城大),  吉川 雅弥(名城大),  

[発表日]2018-12-06
[資料番号]VLD2018-49,DC2018-35
通信時間を考慮した並列タスクのスケジューリング

島田 佳奈(立命館大),  谷口 一徹(阪大),  冨山 宏之(立命館大),  

[発表日]2018-12-06
[資料番号]VLD2018-64,DC2018-50
FPGA向けメニーコアのメモリアーキテクチャ探索の事例研究

白國 誠也(立命館大),  谷口 一徹(阪大),  冨山 宏之(立命館大),  

[発表日]2018-12-06
[資料番号]VLD2018-53,DC2018-39
重み推定によるメモリスタニューラルネットワークの信頼性向上の試み

石坂 守(奈良先端大),  新谷 道広(奈良先端大),  井上 美智子(奈良先端大),  

[発表日]2018-12-06
[資料番号]VLD2018-50,DC2018-36
GPU向けOpenCLプログラムのマルチコア上での実行方式の改良

宮崎 貴史(立命館大),  左 隼人(立命館大),  北條 直久(立命館大),  谷口 一徹(阪大),  冨山 宏之(立命館大),  

[発表日]2018-12-06
[資料番号]VLD2018-54,DC2018-40
TDC組込み型バウンダリスキャンにおける遅延付加部の分割による検査時間の削減

平井 智士(徳島大),  四柳 浩之(徳島大),  橋爪 正樹(徳島大),  

[発表日]2018-12-06
[資料番号]VLD2018-56,DC2018-42
平坦な周波数特性を有するミリ波帯CMOS増幅回路の設計法

香原 翔太(広島大),  天川 修平(広島大),  吉田 毅(広島大),  藤島 実(広島大),  

[発表日]2018-12-06
[資料番号]CPM2018-90,ICD2018-51,IE2018-69
自動生成パターンの微小遅延故障検査用回路への適用性検討

谷口 公貴(徳島大),  四柳 浩之(徳島大),  橋爪 正樹(徳島大),  

[発表日]2018-12-06
[資料番号]VLD2018-58,DC2018-44
1234>> 1-20hit(62hit)