情報・システム-コンピュータシステム(開催日:2001/01/05)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]2001/1/5
[資料番号]
目次

,  

[発表日]2001/1/5
[資料番号]
動的再構成型桁直列演算による離散コサイン変換回路

伊藤 和人,  

[発表日]2001/1/5
[資料番号]VLD2000-117,CPSY2000-72
動的機能変更可能な通信ネットワークノード

室岡 孝宏,  宮崎 敏明,  

[発表日]2001/1/5
[資料番号]VLD2000-118,CPSY2000-73
発見的算法と分枝限定法を用いた計算時間予測に基づくソースバインディング手法

中村 洋,  戸川 望,  柳澤 政生,  大附 辰夫,  

[発表日]2001/1/5
[資料番号]VLD2000-119,CPSY2000-74
同期回路設計環境を用いた準同期クロック木構成手法

石島 誠一郎,  高橋 篤司,  

[発表日]2001/1/5
[資料番号]VLD2000-120,CPSY2000-75
統計的静的遅延解析における偽パス除去手法について

築山 修治,  田中 正和,  福井 正博,  

[発表日]2001/1/5
[資料番号]VLD2000-121,CPSY2000-76
静的基板バイアス印加ドミノCMOS回路に基づくスーパーセルの設計I : トランジスタ寸法連続可変なセル・レイアウト・アーキテクチャ

秋濃 俊郎,  堺 芳信,  高橋 博宣,  

[発表日]2001/1/5
[資料番号]VLD2000-122,CPSY2000-77
VoyagerによるPCクラスタ上の階層型並列分散配置処理について

綿貫 哲久,  白石 洋一,  

[発表日]2001/1/5
[資料番号]VLD2000-123,CPSY2000-78
回路シミュレーションにおける並列分散デバイスモデル評価の実装

鈴木 毅,  八木 浩行,  壇 良,  

[発表日]2001/1/5
[資料番号]VLD2000-124,CPSY2000-79
ダイオードモデル評価演算回路の性能検証

川上 洋史,  鈴木 毅,  壇 良,  

[発表日]2001/1/5
[資料番号]VLD2000-125,CPSY2000-80
digitシリアル演算を用いたDSPシステム設計最適化の一手法

渡辺 義治,  武内 良典,  北嶋 暁,  今井 正治,  

[発表日]2001/1/5
[資料番号]VJD2000-126,CPSY2000-81
[OTHERS]

,  

[発表日]2001/1/5
[資料番号]