情報・システム-コンピュータシステム(開催日:2000/01/11)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]2000/1/11
[資料番号]
目次

,  

[発表日]2000/1/11
[資料番号]
3bit compactionと冗長2進を用いたFPGA向き乗算器

三尾母 貴弘,  安岡 孝一,  金澤 正憲,  

[発表日]2000/1/11
[資料番号]VLD99-87,CPSY99-96
URRを用いた浮動小数点乗算回路のVLSIへの実装と評価

葛 毅,  阿部 公輝,  浜田 穂積,  

[発表日]2000/1/11
[資料番号]VLD99-88,CPSY99-97
減算シフト型立方根計算回路

高木 直史,  南 利明,  

[発表日]2000/1/11
[資料番号]VLD99-89,CPSY99-98
順序回路の状態探索向けBDDの動的変数順序づけ手法

樋口 博之,  SOMENZI Fabio,  

[発表日]2000/1/11
[資料番号]VLD99-90,CPSY99-99
一般二分決定グラフの生成法

片山 哲志,  越智 裕之,  津田 孝夫,  

[発表日]2000/1/11
[資料番号]VLD99-91,CPSY99-100
二分決定グラフの非明示的表現における節点符号化法

山内 仁,  高橋 浩光,  

[発表日]2000/1/11
[資料番号]VLD99-92,CPSY99-101
最小カットを用いて適切な部分回路を抽出するための効率的手法

畔上 謙吾,  高橋 篤司,  梶谷 洋司,  

[発表日]2000/1/11
[資料番号]VLD99-93,CPSY99-102
層割当てのためのネット集合分割に基づく制約付きビア数最小化手法PNLA

小林 利大,  渡邉 敏正,  

[発表日]2000/1/11
[資料番号]VLD99-94,CPSY99-103
プリント基板設計における非平面接続要求の部品下領域を利用した配線手法

高藤 大介,  墨川 新平,  渡邉 敏正,  

[発表日]2000/1/11
[資料番号]VLD99-95,CPSY99-104
ビットシリアルFPGAシステムの開発

一色 剛,  太田 章久,  國枝 博昭,  

[発表日]2000/1/11
[資料番号]VLD99-96,CPSY99-105
[OTHERS]

,  

[発表日]2000/1/11
[資料番号]