基礎・境界/NOLTA-VLSI設計技術(開催日:2021/12/01)

タイトル/著者/発表日/資料番号
データアウェア・ストア機能を持つMTJベース不揮発性SRAM回路の提案と評価

宮内 陽里(芝浦工大),  宇佐美 公良(芝浦工大),  

[発表日]2021-12-01
[資料番号]VLD2021-19,ICD2021-29,DC2021-25,RECONF2021-27
TCADを用いた回路とレイアウト構造によるフリップフロップのソフトエラー耐性の評価

小谷 萌香(京都工繊大),  中島 隆一(京都工繊大),  井置 一哉(ローム),  古田 潤(京都工繊大),  小林 和淑(京都工繊大),  

[発表日]2021-12-01
[資料番号]VLD2021-17,ICD2021-27,DC2021-23,RECONF2021-25
gMLPを用いた画像認識向けDNNアクセラレータのFPGA実装

神宮司 明良(東工大),  中原 啓貴(東工大),  

[発表日]2021-12-01
[資料番号]VLD2021-21,ICD2021-31,DC2021-27,RECONF2021-29
不揮発性FFを用いたマルチコンテキストCGRA

亀井 愛佳(慶大),  小島 拓也(慶大),  天野 英晴(慶大),  横山 大輝(芝浦工大),  宮内 陽里(芝浦工大),  宇佐美 公良(芝浦工大),  平賀 啓三(ソニーセミコンダクタソリューションズ),  鈴木 健太(ソニーセミコンダクタソリューションズ),  

[発表日]2021-12-01
[資料番号]VLD2021-20,ICD2021-30,DC2021-26,RECONF2021-28
3線式SNを用いた演算手法

川南 翔貴(立命館大),  山下 茂(立命館大),  

[発表日]2021-12-01
[資料番号]VLD2021-26,ICD2021-36,DC2021-32,RECONF2021-34
Stochastic Computingにおける加算の演算精度の向上手法

市川 克泰(立命館大),  山下 茂(立命館大),  

[発表日]2021-12-01
[資料番号]VLD2021-27,ICD2021-37,DC2021-33,RECONF2021-35
Digital Microfluidic Biochipにおけるエラー同士の相殺を利用したエラー訂正手法

和田 有史(立命館大),  山下 茂(立命館大),  

[発表日]2021-12-01
[資料番号]VLD2021-28,ICD2021-38,DC2021-34,RECONF2021-36
拡張ネットワークフローモデルの最適な階層数を求める手法

石田 滉(立命館大),  山下 茂(立命館大),  

[発表日]2021-12-01
[資料番号]VLD2021-29,ICD2021-39,DC2021-35,RECONF2021-37
FVFを応用したPSRR帯域拡張回路を搭載した脳波計測ウェアラブルデバイス向け低消費LDO

三井 健司(阪大),  兼本 大輔(阪大),  毎田 修(阪大),  廣瀬 哲也(阪大),  

[発表日]2021-12-01
[資料番号]VLD2021-18,ICD2021-28,DC2021-24,RECONF2021-26
デュアルモードSAR ADCを用いた電源ノイズ解析攻撃の検知手法の考案

弘原海 拓也(神戸大),  三木 拓司(神戸大),  永田 真(神戸大),  

[発表日]2021-12-01
[資料番号]VLD2021-30,ICD2021-40,DC2021-36,RECONF2021-38
Sparsity-Gradientを用いた深層学習モデルの圧縮とVitis-AIへの実装

李 恒毅(立命館大),  岳 学彬(立命館大),  孟 林(立命館大),  

[発表日]2021-12-01
[資料番号]VLD2021-22,ICD2021-32,DC2021-28,RECONF2021-30
UPPAALを用いた連動結線のモデル検証の検討

長谷川 匠(京三製作所),  矢吹 耕平(京三製作所),  志村 貴大(京三製作所),  水間 毅(東大),  

[発表日]2021-12-01
[資料番号]
シストリックアレイによる多層パーセプトロンの学習アクセラレータについて

妹尾 豪士(東工大),  神宮司 明良(東工大),  倉持 亮佑(東工大),  中原 啓貴(東工大),  

[発表日]2021-12-01
[資料番号]VLD2021-23,ICD2021-33,DC2021-29,RECONF2021-31
数値表現positを用いたDNNアクセラレータReNAの基礎評価

中原 康宏(熊本大),  増田 雄太(熊本大),  木山 真人(熊本大),  尼崎 太樹(熊本大),  飯田 全広(熊本大),  

[発表日]2021-12-01
[資料番号]VLD2021-24,ICD2021-34,DC2021-30,RECONF2021-32
SRAMの動作電圧引き下げによるニューラルネットワークの低電力化

高津 啓佑(千葉大),  難波 一輝(千葉大),  

[発表日]2021-12-01
[資料番号]VLD2021-25,ICD2021-35,DC2021-31,RECONF2021-33
オンチップモニタを用いたダイナミック電圧ドロップ診断

門田 和樹(神戸大),  レオニダス カタセラス(アリストトゥル大),  フェレンク フォーダー(IMEC),  アルキス ハッツォプーロス(アリストトゥル大),  永田 真(神戸大),  エリック ヤン マリニッセン(IMEC),  

[発表日]2021-12-01
[資料番号]VLD2021-31,ICD2021-41,DC2021-37,RECONF2021-39
デザインガイアにおける研究開発テーマの変遷

岡部 忠(都立産技研センター),  

[発表日]2021-12-02
[資料番号]VLD2021-39,ICD2021-49,DC2021-45,RECONF2021-47
メムキャパシタを用いたスパイキングニューラルネットワークの開発

澤田 篤志(奈良先端大),  押尾 怜穏(奈良先端大),  木村 睦(奈良先端大),  張 任遠(奈良先端大),  中島 康彦(奈良先端大),  

[発表日]2021-12-02
[資料番号]VLD2021-32,ICD2021-42,DC2021-38,RECONF2021-40
RF回路の同時測定におけるウェハー面上ダイ特性ばらつきモデル化

ミア リアーズ ウル ハック(島根大),  新谷 道広(奈良先端大),  

[発表日]2021-12-02
[資料番号]VLD2021-42,ICD2021-52,DC2021-48,RECONF2021-50
マルチFPGAシステム上への、動的な通信優先度変化を実現するハイブリッドルータの実装

清水 智貴(慶大),  伊藤 光平(慶大),  飯塚 健介(慶大),  弘中 和衛(慶大),  天野 英晴(慶大),  

[発表日]2021-12-02
[資料番号]VLD2021-36,ICD2021-46,DC2021-42,RECONF2021-44
12>> 1-20hit(33hit)