基礎・境界/NOLTA-VLSI設計技術(開催日:2017/01/23)

タイトル/著者/発表日/資料番号
FPGAとMPUを用いたテンプレートマッチングのハードウェアアクセラレーション

松本 優路(会津大),  富岡 洋一(会津大),  北道 淳司(会津大),  

[発表日]2017-01-23
[資料番号]VLD2016-70,CPSY2016-106,RECONF2016-51
マルチノードFPGAによるストリームデータ分散結合処理

多田 昂介(電通大),  川原 尚人(電通大),  吉見 真聡(電通大),  策力 木格(電通大),  吉永 努(電通大),  

[発表日]2017-01-23
[資料番号]VLD2016-76,CPSY2016-112,RECONF2016-57
実数値GA専用プロセッサを用いたFIRフィルタの最適設計

塚原 彰彦(東京電機大),  金杉 昭徳(東京電機大),  

[発表日]2017-01-23
[資料番号]VLD2016-71,CPSY2016-107,RECONF2016-52
GPUの計算結果を集約する10GbE FPGAスイッチの検討

竹本 一馬(慶大),  林 愛美(慶大),  森島 信(慶大),  松谷 宏紀(慶大),  

[発表日]2017-01-23
[資料番号]VLD2016-77,CPSY2016-113,RECONF2016-58
多倍長精度積分計算を加速させる専用システムGRAPE9-MPXの開発とその応用

台坂 博(一橋大),  中里 直人(会津大),  石川 正(高エネルギー加速器研究機構),  湯浅 富久子(高エネルギー加速器研究機構),  似鳥 啓吾(理研),  

[発表日]2017-01-23
[資料番号]VLD2016-72,CPSY2016-108,RECONF2016-53
DCNNに最適なCGRAの探索と予備評価

一倉 孝宏(奈良先端大/コニカミノルタ),  山野 龍佑(奈良先端大),  福岡 久和(奈良先端大),  中島 康彦(奈良先端大),  

[発表日]2017-01-23
[資料番号]VLD2016-78,CPSY2016-114,RECONF2016-59
高速カメラを用いた可視光通信のための光源追跡モジュールの並列化の検討

中原 優(立命館大),  泉 知論(立命館大),  孟 林(立命館大),  白木 善史(NTT),  鎌本 優(NTT),  守谷 健弘(NTT),  

[発表日]2017-01-23
[資料番号]VLD2016-73,CPSY2016-109,RECONF2016-54
マルチFPGA上でのCNNの実装

武者 千嵯(慶大),  工藤 知宏(東大),  鯉渕 道紘(NII),  天野 英晴(慶大),  

[発表日]2017-01-23
[資料番号]VLD2016-90,CPSY2016-126,RECONF2016-71
CPU-FPGA混在クラスタにおけるリモート部分再構成の初期性能評価

長名 保範(琉球大),  坂本 洋平(琉球大),  松田 紘作(琉球大),  大久保 慎也(琉球大),  

[発表日]2017-01-23
[資料番号]VLD2016-74,CPSY2016-110,RECONF2016-55
高速シリアル光インターコネクトを用いたFPGA分割実装

村瀬 大(熊本大),  高木 大智(熊本大),  尼崎 太樹(熊本大),  久我 守弘(熊本大),  飯田 全広(熊本大),  末吉 敏則(熊本大),  

[発表日]2017-01-23
[資料番号]VLD2016-75,CPSY2016-111,RECONF2016-56
新しい剰余SD数加算アルゴリズムとRSA暗号処理への応用

石川 和誠(群馬大),  田中 勇樹(群馬大),  魏 書剛(群馬大),  

[発表日]2017-01-24
[資料番号]VLD2016-92,CPSY2016-128,RECONF2016-73
ストリームデータに対するマハラノビス距離に基づく外れ値検出手法のFPGA実装

荒井 悠人(広島市大),  若林 真一(広島市大),  永山 忍(広島市大),  稲木 雅人(広島市大),  

[発表日]2017-01-24
[資料番号]VLD2016-91,CPSY2016-127,RECONF2016-72
FPGAにおける大規模なNoCのトレース駆動エミュレーションの検討

Thiem Van Chu(東工大),  吉瀬 謙二(東工大),  

[発表日]2017-01-24
[資料番号]VLD2016-93,CPSY2016-129,RECONF2016-74
多重ループの動的挙動解析のためのループブロックを導入したパスプロファイラの実現

菊池 祐貴(宇都宮大),  大津 金光(宇都宮大),  馬場 敬信(宇都宮大),  横田 隆史(宇都宮大),  大川 猛(宇都宮大),  

[発表日]2017-01-24
[資料番号]VLD2016-85,CPSY2016-121,RECONF2016-66
電力性能効率に優れた二値化ディープニューラルネットワークのFPGA実装

米川 晴義(東工大),  中原 啓貴(東工大),  本村 真人(北大),  

[発表日]2017-01-24
[資料番号]VLD2016-88,CPSY2016-124,RECONF2016-69
耐タンパ性のための位置レジスタ表現の検討

佐藤 清広(豊橋技科大),  藤枝 直輝(豊橋技科大),  市川 周一(豊橋技科大),  

[発表日]2017-01-24
[資料番号]VLD2016-86,CPSY2016-122,RECONF2016-67
VRアプリケーションのためのリモートGPU割り当ての検討

森島 信(慶大),  岡崎 真博(慶大),  松谷 宏紀(慶大/JST/NII),  

[発表日]2017-01-24
[資料番号]VLD2016-82,CPSY2016-118,RECONF2016-63
消費エネルギーを分配した領域毎に立上げ可能なプロセッサの検討

金子 博昭(東京電機大),  金杉 昭徳(東京電機大),  

[発表日]2017-01-24
[資料番号]VLD2016-87,CPSY2016-123,RECONF2016-68
[ショートペーパー]ニューラルネットワークのROS準拠FPGAコンポーネント化の初期検討

松本 拓也(宇都宮大),  山科 和史(宇都宮大),  大川 猛(宇都宮大),  大津 金光(宇都宮大),  横田 隆史(宇都宮大),  

[発表日]2017-01-24
[資料番号]VLD2016-89,CPSY2016-125,RECONF2016-70
畳込みニューラルネットワークのニューロン刈りによるメモリ量削減とFPGA実現について

藤井 智也(東工大),  佐藤 真平(東工大),  中原 啓貴(東工大),  本村 真人(北大),  

[発表日]2017-01-24
[資料番号]VLD2016-79,CPSY2016-115,RECONF2016-60
12>> 1-20hit(32hit)