基礎・境界/NOLTA-VLSI設計技術(開催日:2012/01/18)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]2012/1/18
[資料番号]
目次

,  

[発表日]2012/1/18
[資料番号]
WEBアプリに用いるFPGA用IP:TCP/IP回路(FPGA応用,FPGA応用及び一般)

藤田 琴子,  ベルグシュタイン ナダヴ,  田向 権,  関根 優年,  

[発表日]2012/1/18
[資料番号]VLD2011-91,CPSY2011-54,RECONF2011-50
シフトレジスタを用いた音声合成回路における声道形状の決定(FPGA応用,FPGA応用及び一般)

眞鍋 慧太,  上垣 利果,  田向 権,  関根 優年,  

[発表日]2012/1/18
[資料番号]VLD2011-92,CPSY2011-55,RECONF2011-51
子音・母音認識システムにおける音声前処理回路(FPGA応用,FPGA応用及び一般)

岡本 佳太,  田向 権,  関根 優年,  

[発表日]2012/1/18
[資料番号]VLD2011-93,CPSY2011-56,RECONF2011-52
同期シフトデータ転送による2次元アレイ型トラッキングハードウェア(FPGA応用,FPGA応用及び一般)

内苑 孝俊,  大作 一矢,  露木 明宣,  / 富岡 洋一,  北澤 仁志,  

[発表日]2012/1/18
[資料番号]VLD2011-94,CPSY2011-57,RECONF2011-53
階層型画像特徴の学習機能を有する画像認識システム(FPGA応用,FPGA応用及び一般)

有泉 政博,  小笠原 麦,  田向 権,  関根 優年,  

[発表日]2012/1/18
[資料番号]VLD2011-95,CPSY2011-58,RECONF2011-54
分割MTMDDs for CFマシンについて(再構成処理とリアルタイム処理,FPGA応用及び一般)

中原 啓貴,  笹尾 勤,  松浦 宗寛,  

[発表日]2012/1/18
[資料番号]VLD2011-96,CPSY2011-59,RECONF2011-55
優先度付きSMTプロセッサにおけるリアルタイム処理用IPC制御機構(再構成処理とリアルタイム処理,FPGA応用及び一般)

金田 健佑,  松本 康平,  山崎 信行,  

[発表日]2012/1/18
[資料番号]VLD2011-97,CPSY2011-60,RECONF2011-56
ITRON仕様OSのマルチスレッドプロセッサ拡張(再構成処理とリアルタイム処理,FPGA応用及び一般)

上田 陸平,  藤井 啓,  千代 浩之,  松谷 宏紀,  山崎 信行,  

[発表日]2012/1/18
[資料番号]VLD2011-98,CPSY2011-61,RECONF2011-57
多電源可変パイプラインルータにおける電源ドメインサイズの解析(ネットワーク応用,FPGA応用及び一般)

中村 武雄,  松谷 宏紀,  鯉渕 道絋,  宇佐美 公良,  天野 英晴,  

[発表日]2012/1/18
[資料番号]VLD2011-99,CPSY2011-62,RECONF2011-58
インピーダンス・リコンフィギュレーションによる超高速信号の信号品質改善の提案(ネットワーク応用,FPGA応用及び一般)

安永 守利,  島田 弘基,  秋田 翔平,  安達 拓也,  石嶋 秀敏,  栗原 佑輔,  

[発表日]2012/1/18
[資料番号]VLD2011-100,CPSY2011-63,RECONF2011-59
トラフィック解析によるオンチップルータのバンド幅制御(ネットワーク応用,FPGA応用及び一般)

山崎 大輝,  松谷 宏紀,  山崎 信行,  

[発表日]2012/1/18
[資料番号]VLD2011-101,CPSY2011-64,RECONF2011-60
リコンフィギャラブルプロセッサSTPを用いた省電力ネットワークトポロジの高速近似解法(動的再構成とロボット,FPGA応用及び一般)

平尾 明子,  竹下 秀俊,  米津 遥,  岡本 聡,  山中 直明,  

[発表日]2012/1/18
[資料番号]VLD2011-102,CPSY2011-65,RECONF2011-61
マルチメディア処理に向けたリコンフィギュラブルプロセッサの実現と評価(動的再構成とロボット,FPGA応用及び一般)

林 明日香,  山本 修一郎,  前島 英雄,  

[発表日]2012/1/18
[資料番号]VLD2011-103,CPSY2011-66,RECONF2011-62
動的再構成可能なSU(3)スピン回路を用いたロボット制御中枢の設計(動的再構成とロボット,FPGA応用及び一般)

山崎 優作,  鈴木 拓也,  田向 権,  関根 優年,  

[発表日]2012/1/18
[資料番号]VLD2011-104,CPSY2011-67,RECONF2011-63
移動型ロボットに統合する知能処理回路(動的再構成とロボット,FPGA応用及び一般)

鈴木 拓也,  山崎 優作,  田向 権,  関根 優年,  

[発表日]2012/1/18
[資料番号]VLD2011-105,CPSY2011-68,RECONF2011-64
アセンブリコードを中間表現とする高位合成における関数の併合(高位合成と演算応用,FPGA応用及び一般)

高島 史明,  石浦 菜岐佐,  織野 真琴,  冨山 宏之,  神原 弘之,  

[発表日]2012/1/18
[資料番号]VLD2011-106,CPSY2011-69,RECONF2011-65
ソフトウェアと再リンク可能なハードウェアの高位合成(高位合成と演算応用,FPGA応用及び一般)

織野 真琴,  石浦 菜岐佐,  冨山 宏之,  高島 史明,  神原 弘之,  

[発表日]2012/1/18
[資料番号]VLD2011-107,CPSY2011-70,RECONF2011-66
UMLモデル図からハードウェアを設計する手法による実証実験と評価(高位合成と演算応用,FPGA応用及び一般)

狩野 大樹,  山崎 亮太,  清水 尚彦,  

[発表日]2012/1/18
[資料番号]VLD2011-108,CPSY2011-71,RECONF2011-67
12>> 1-20hit(35hit)