基礎・境界/NOLTA-VLSI設計技術(開催日:2010/11/22)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]2010/11/22
[資料番号]
目次

,  

[発表日]2010/11/22
[資料番号]
ITS画像処理アルゴリズムの数学的記述から電子システム記述への変換の一手法(高位設計1,デザインガイア2010-VLSI設計の新しい大地-)

藤田 有希生,  都築 正憲,  杉田 善哉,  福井 正博,  

[発表日]2010/11/22
[資料番号]VLD2010-57,DC2010-24
仮想マルチプロセッサモデルに基づく高速SoCプロトタイピング手法(高位設計1,デザインガイア2010-VLSI設計の新しい大地-)

吉田 浩章,  藤田 昌宏,  

[発表日]2010/11/22
[資料番号]VLD2010-58,DC2010-25
発見的手法に基づくスケーラブルなインクリメンタル高位合成(高位設計1,デザインガイア2010-VLSI設計の新しい大地-)

小野 翔平,  吉田 浩章,  藤田 昌宏,  

[発表日]2010/11/22
[資料番号]VLD2010-59,DC2010-26
マルチサイクル故障に耐性を持つデータパスのためのバインディング法(高位設計1,デザインガイア2010-VLSI設計の新しい大地-)

邊見 勇登,  吉川 祐樹,  市原 英行,  井上 智生,  

[発表日]2010/11/22
[資料番号]VLD2010-60,DC2010-27
スキャンBISTにおけるマルチサイクルテストと部分観測方式の提案と評価(テスト設計1,デザインガイア2010-VLSI設計の新しい大地-)

山口 久登,  松薗 誠,  佐藤 康夫,  梶原 誠司,  

[発表日]2010/11/22
[資料番号]VLD2010-61,DC2010-28
キャプチャ時消費電力指向テスト生成における検出疑似外部出力決定法(テスト設計1,デザインガイア2010-VLSI設計の新しい大地-)

沈 揚,  細川 利典,  吉村 正義,  

[発表日]2010/11/22
[資料番号]VLD2010-62,DC2010-29
画像伸張回路を用いた組込みテスト生成に関する実験的考察(テスト設計1,デザインガイア2010-VLSI設計の新しい大地-)

岩本 由香,  吉川 祐樹,  市原 英行,  井上 智生,  

[発表日]2010/11/22
[資料番号]VLD2010-63,DC2010-30
FIFOをキャッシュ置換ポリシとする正確なキャッシュ構成シミュレーションの高速化(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)

多和田 雅師,  柳澤 政生,  大附 辰夫,  戸川 望,  

[発表日]2010/11/22
[資料番号]VLD2010-64,DC2010-31
細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)

谷口 一徹,  内田 充哉,  冨山 宏之,  福井 正博,  

[発表日]2010/11/22
[資料番号]VLD2010-65,DC2010-32
パケット転送経路の偏りに着目した高性能非同期式ネットワークオンチップの検討(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)

武安 聡,  今井 雅,  中村 宏,  

[発表日]2010/11/22
[資料番号]VLD2010-66,DC2010-33
通信フレーム処理向けFPGA構成および検証方法(論理設計1,デザインガイア2010-VLSI設計の新しい大地-)

草場 律,  川合 健治,  安田 禎之,  重松 智志,  中西 衛,  浦野 正美,  

[発表日]2010/11/22
[資料番号]VLD2010-67,DC2010-34
高性能SoCプロトタイプのFPGA実装方式の検討(論理設計1,デザインガイア2010-VLSI設計の新しい大地-)

谷田 英生,  吉田 浩章,  藤田 昌宏,  

[発表日]2010/11/22
[資料番号]VLD2010-68,DC2010-35
国際会議への論文の執筆ガイド : VLSI設計技術分野での一考察(デザインガイア2010-VLSI設計の新しい大地-)

橋本 昌宜,  

[発表日]2010/11/22
[資料番号]VLD2010-69,DC2010-36
動的なスイッチング情報を用いたパワーゲーティング回路向け高精度遅延時間解析法の提案(論理設計2,デザインガイア2010-VLSI設計の新しい大地-)

武田 清大,  金 均東,  中村 宏,  宇佐美 公良,  

[発表日]2010/11/22
[資料番号]VLD2010-70,DC2010-37
シリコンをベースにした光電気融合技術 : シリコンフォトニクスによる光回路と電子回路の集積(デザインガイア2010-VLSI設計の新しい大地-)

板橋 聖一,  土澤 泰,  山田 浩治,  渡辺 俊文,  篠島 弘幸,  西 英隆,  高橋 礼,  和田 一実,  石川 靖彦,  

[発表日]2010/11/22
[資料番号]VLD2010-71,DC2010-38
SREEP : SR等価回路を用いたセキュアスキャン設計支援ツール(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)

藤原 克哉,  藤原 秀雄,  玉本 英夫,  

[発表日]2010/11/22
[資料番号]VLD2010-72,DC2010-39
非実機環境上での故障注入技術による車載システムレベル信頼性評価技術(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)

伊藤 康宏,  中田 洋平,  川口 博,  吉本 雅彦,  勝 康夫,  於保 茂,  

[発表日]2010/11/22
[資料番号]VLD2010-73,DC2010-40
システムレベル故障注入技術を用いたディペンダブルプロセッサアーキテクチャの評価・検証(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)

中田 洋平,  伊藤 康宏,  勝 康夫,  於保 茂,  川口 博,  吉本 雅彦,  

[発表日]2010/11/22
[資料番号]VLD2010-74,DC2010-41
12>> 1-20hit(32hit)