基礎・境界/NOLTA-VLSI設計技術(開催日:2007/03/02)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]2007/3/2
[資料番号]
目次

,  

[発表日]2007/3/2
[資料番号]
4-2加算木を用いたテスト容易な乗算器(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)

鬼頭 信貴,  花井 健輔,  高木 直史,  

[発表日]2007/3/2
[資料番号]VLD2006-104,ICD2006-231
配線層数の乗算器の回路面積への影響について(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)

川島 裕崇,  高木 直史,  高木 一義,  

[発表日]2007/3/2
[資料番号]VLD2006-141,ICD2006-232
拡張ユークリッド法に基づくGF(2^m)上の乗算・逆元計算のための複合回路(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)

小林 克希,  高木 直史,  

[発表日]2007/3/2
[資料番号]VLD2006-142,ICD2006-233
射影変換の高速化に関する一検討(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)

山田 喜紀,  木村 康秀,  伊藤 大介,  横川 智教,  佐藤 洋一郎,  早瀬 道芳,  

[発表日]2007/3/2
[資料番号]VLD2006-143,ICD2006-234
液晶ディスプレイ用サンプリング回路の最適性について(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)

高橋 真吾,  築山 修治,  橋本 昌宜,  白川 功,  

[発表日]2007/3/2
[資料番号]VLD2006-144,ICD2006-235
携帯機器向けMPEG-A Photo Playerのメタデータ生成システムのハードウェア化に関する一考察(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)

元橋 雅人,  小原 俊逸,  戸川 望,  柳澤 政生,  大附 辰夫,  

[発表日]2007/3/2
[資料番号]VLD2006-145,ICD2006-236
マルチコア時代の組込み向けシステムLSIアーキテクチャ(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)

入江 直彦,  

[発表日]2007/3/2
[資料番号]VLD2006-146,ICD2006-237
Java言語をベースにしたオブジェクト指向によるシステムLSI設計手法の提案(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)

枡岡 正悟,  寺井 裕幸,  小山 学,  中原 和彦,  山田 晃久,  神戸 尚志,  

[発表日]2007/3/2
[資料番号]VLD2006-147,ICD2006-238
決定グラフに基づく論理関数の評価のメモリパッキングを用いた高速化について(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)

田中 浩之,  中原 啓貴,  松浦 宗寛,  笹尾 勤,  

[発表日]2007/3/2
[資料番号]VLD2006-148,ICD2006-239
3次元型トランジスタFinFETを用いたシステムLSIの高密度設計法 : パターン面積の縮小効果の見積もり(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)

渡辺 重佳,  岡本 恵介,  大谷 真,  

[発表日]2007/3/2
[資料番号]VLD2006-149,ICD2006-240
Globally Asynchronous Locally Synchronous Systemの性能評価に関する一検討(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)

田代 和幸,  横川 智教,  茅野 功,  佐藤 洋一郎,  早瀬 道芳,  

[発表日]2007/3/2
[資料番号]VLD2006-150,ICD2006-241
面積・スピードとのトレードオフを考慮した動作レベル電力モデル化手法(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)

井上 典之,  大槻 正明,  福井 正博,  

[発表日]2007/3/2
[資料番号]VLD2006-151,ICD2006-242
電池駆動システムにおける電池の高精度モデル化と最適化(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)

岩越 さやか,  近山 悠,  福井 正博,  

[発表日]2007/3/2
[資料番号]VLD2006-152,ICD2006-243
MOSFETのゲート、サブスレッショルドリーク電流を考慮した2電源型システムLSIの低消費電力設計法(低消費電力/耐ノイズ・ばらつき設計(2),システムオンシリコン設計技術並びにこれを活用したVLSI)

渡辺 重佳,  花見 智,  小林 学,  高畠 俊徳,  

[発表日]2007/3/2
[資料番号]VLD2006-153,ICD2006-244
ランタイムパワーゲーティングを適用した乗算器を用いた消費電力に影響する要因の解析(低消費電力/耐ノイズ・ばらつき設計(2),システムオンシリコン設計技術並びにこれを活用したVLSI)

武田 清大,  香嶋 俊裕,  白井 利明,  大久保 直昭,  宇佐美 公良,  

[発表日]2007/3/2
[資料番号]VLD2006-154,ICD2006-245
ランダム曲面の性質と新しい曲面モデルの提案 : ガウス分布の回転体によるユニバーサルなランダム曲面モデル(低消費電力/耐ノイズ・ばらつき設計(2),システムオンシリコン設計技術並びにこれを活用したVLSI)

大川 眞一,  増田 弘生,  

[発表日]2007/3/2
[資料番号]VLD2006-155,ICD2006-246
パスベース遅延解析におけるチップ内・チップ間バラツキを考慮した遅延分布計算(低消費電力/耐ノイズ・ばらつき設計(2),システムオンシリコン設計技術並びにこれを活用したVLSI)

本間 克己,  新田 泉,  澁谷 利行,  

[発表日]2007/3/2
[資料番号]VLD2006-156,ICD2006-247
クロストーク制約を考慮したシーケンス・ペアに基づくコンパクション手法の提案(低消費電力/耐ノイズ・ばらつき設計(2),システムオンシリコン設計技術並びにこれを活用したVLSI)

田代 哲也,  松尾 健彦,  中武 繁寿,  

[発表日]2007/3/2
[資料番号]VLD2006-157,ICD2006-248
12>> 1-20hit(22hit)