基礎・境界/NOLTA-VLSI設計技術(開催日:2007/03/01)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]2007/3/1
[資料番号]
目次

,  

[発表日]2007/3/1
[資料番号]
SIMD型プロセッサコア設計におけるプロセッシングユニット最適化手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)

繁田 裕之,  小原 俊逸,  戸川 望,  柳澤 政生,  大附 辰夫,  

[発表日]2007/3/1
[資料番号]VLD2006-119,ICD2006-210
SIMD型プロセッサコアを対象としたハードウェア/ソフトウェア分割フレームワーク(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)

大東 真崇,  小原 俊逸,  戸川 望,  柳澤 政生,  大附 辰夫,  

[発表日]2007/3/1
[資料番号]VLD2006-120,ICD2006-211
SIMD型プロセッサコア最適化設計のための多重ループに対応したSIMD命令合成手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)

中島 裕貴,  小原 俊逸,  戸川 望,  柳澤 政生,  大附 辰夫,  

[発表日]2007/3/1
[資料番号]VLD2006-121,ICD2006-212
アプリケーションプロセッサ向けデータキャッシュ構成最適化システムとその評価(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)

堀内 一央,  小原 俊逸,  戸川 望,  柳澤 政生,  大附 辰夫,  

[発表日]2007/3/1
[資料番号]VLD2006-122,ICD2006-213
高位記述言語を用いた画像処理向けディジタルシステム設計の効率化手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)

井上 諭,  橋詰 大毅,  泉 知諭,  福井 正博,  

[発表日]2007/3/1
[資料番号]VLD2006-123,ICD2006-214
差動増幅器を用いた全並列型アナログ・デジタル混載連想メモリ(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)

田中 裕己,  / 小出 哲士 /,  

[発表日]2007/3/1
[資料番号]VLD2006-124,ICD2006-215
低電力90-nm CMOS SRAMの開発(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)

岩成 武司,  小林 伸彰,  榎本 忠儀,  

[発表日]2007/3/1
[資料番号]VLD2006-125,ICD2006-216
統計的推定を用いたクロックデスキューに対する一手法(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)

大谷 直毅,  橋爪 裕子,  高島 康裕,  中村 祐一,  

[発表日]2007/3/1
[資料番号]VLD2006-126,ICD2006-217
CADツールを用いた一般同期向けクロック木の一合成法(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)

原田 陽介,  橋本 浩良,  小平 行秀,  高橋 篤司,  

[発表日]2007/3/1
[資料番号]VLD2006-127,ICD2006-218
低電力・高速90nm-CMOSクロック回路の開発(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)

萩原 洋介,  永山 卓,  小林 伸彰,  榎本 忠儀,  

[発表日]2007/3/1
[資料番号]VLD2006-128,ICD2006-219
ポテンシャル ラウタ(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)

梶谷 洋司,  

[発表日]2007/3/1
[資料番号]VLD2006-129,ICD2006-220
ピン集合間の引き出し順を考慮した配線手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)

稲木 雅人,  高島 康裕,  梶谷 洋司,  

[発表日]2007/3/1
[資料番号]VLD2006-130,ICD2006-221
ポテンシャル法を用いたBGA配線手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)

広松 隆幸,  稲木 雅人,  高島 康裕,  梶谷 洋司,  

[発表日]2007/3/1
[資料番号]VLD2006-131,ICD2006-222
配線後の修正作業を容易にする自動配線手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)

横丸 敏彦,  吉川 隆英,  金澤 裕治,  

[発表日]2007/3/1
[資料番号]VLD-2006-132,ICD2006-223
回路構成の小変更に即した再配置手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)

柳橋 邦彦,  高島 康裕,  中村 祐一,  

[発表日]2007/3/1
[資料番号]VLD2006-133,ICD2006-224
LUTカスケードを用いたCAMエミュレータについて(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)

中原 啓貴,  笹尾 勤,  松浦 宗寛,  

[発表日]2007/3/1
[資料番号]VLD2006-134,ICD2006-225
算術分解を用いた基数変換回路の構成法(3)(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)

井口 幸洋,  笹尾 勤,  松浦 宗寛,  青山 俊一,  

[発表日]2007/3/1
[資料番号]VLD2006-135,ICD2006-226
ビアプログラマブルロジックVPEXを用いた固定秘密鍵埋め込み型RSA暗号回路の設計(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)

下村 弘,  奥山 一樹,  中村 明博,  藤野 毅,  

[発表日]2007/3/1
[資料番号]VLD2006-136,ICD2006-227
12>> 1-20hit(25hit)