基礎・境界/NOLTA-VLSI設計技術(開催日:2003/01/22)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]2003/1/22
[資料番号]
目次

,  

[発表日]2003/1/22
[資料番号]
多線2相式データ表現を用いた非同期式乗算器

西野 領,  阿部 公輝,  

[発表日]2003/1/22
[資料番号]VLD20002-130,CPSY2002-83
冗長2進加算における中間和演算を省略した高速冗長2進乗算器の提案

仲里 常智,  島尻 寛之,  吉田 たけお,  

[発表日]2003/1/22
[資料番号]VLD20002-131,CPSY2002-84
SD数演算を用いた2進浮動小数点加算回路の構成

細川 純一,  魏 書剛,  

[発表日]2003/1/22
[資料番号]VLD20002-132,CPSY2002-85
グレイコードによる上位ビットからの任意精度演算

米本 明弘,  久門 尚史,  後藤 雅典,  奥村 浩士,  

[発表日]2003/1/22
[資料番号]VLD20002-133,CPSY2002-86
MPEG-4コアプロファイル符号化に対応した専用演算器を持つDSP

石本 剛,  宮岡 祐一郎,  戸川 望,  柳澤 政生,  大附 辰夫,  

[発表日]2003/1/22
[資料番号]VLD20002-134,CPSY2002-87
ハードウェアIPの応答時間を考慮したプロセッサコア合成システム

小原 俊逸,  田川 博規,  戸川 望,  柳澤 政生,  大附 辰夫,  

[発表日]2003/1/22
[資料番号]VLD20002-135,CPSY2002-88
ハードウェアIPの応答時間を考慮したプロセッサコアのハードウェア/ソフトウェア分割手法

田川 博規,  小原 俊逸,  戸川 望,  柳澤 政生,  大附 辰夫,  

[発表日]2003/1/22
[資料番号]VLD20002-136,CPSY2002-89
3次元VLSIにおけるニューラルネットワークを用いた初期配置手法

正木 貴大,  瀬尾 賢治,  大村 道郎,  

[発表日]2003/1/22
[資料番号]VLD20002-137,CPSY2002-90
最大クリーク問題を解くインスタンスベースのハードウェア解法とFPGAによる実現

藤原 知幸,  若林 真一,  

[発表日]2003/1/22
[資料番号]VLD20002-138,CPSY2002-91
静的遅延解析のための等価ゲート入力波形導出法 : VDSMプロセスに起因する波形歪みへの対応

山田 祐嗣,  橋本 昌宜,  小野寺 秀俊,  

[発表日]2003/1/22
[資料番号]VLD20002-139,CPSY2002-92
FPGAを用いた細胞シミュレーションシステムの構築

長名 保範,  福島 知紀,  天野 英晴,  

[発表日]2003/1/22
[資料番号]VLD20002-140,CPSY2002-93
FPGAを用いた高速量子計算エミュレータ

小野内 雅文,  斉藤 康祐,  藤島 実,  鳳 紘一郎,  

[発表日]2003/1/22
[資料番号]VLD20002-141,CPSY2002-94
DRPでのウェーブレットフィルタの実装

出口 勝昭,  山田 裕,  天野 英晴,  

[発表日]2003/1/22
[資料番号]VLD20002-142,CPSY2002-95
方向通過型音源分離フィルタへのFPGAの応用

鈴木 紀章,  中臺 一博,  天野 英晴,  奥乃 博,  北野 宏明,  

[発表日]2003/1/22
[資料番号]VLD20002-143,CPSY2002-96
コンフィギュラブル・プロセッサによるVorbisの実現

山根 之訓,  坂主 圭史,  武内 良典,  今井 正治,  

[発表日]2003/1/22
[資料番号]VLD20002-144,CPSY2002-97
USB2.0/1.1機器エミュレーションシステムとその応用 : FPGAを用いたUSB機器総合開発の提案

清水 喜弘,  

[発表日]2003/1/22
[資料番号]VLD20002-145,CPSY2002-98
複写される方へ

,  

[発表日]2003/1/22
[資料番号]
奥付

,  

[発表日]2003/1/22
[資料番号]