基礎・境界/NOLTA-信頼性(開催日:2019/06/11)

タイトル/著者/発表日/資料番号
高性能・高圧縮率を両立するストレージシステムのデータ圧縮機能の検討

山賀 祐典(日立),  松下 貴記(日立),  弘中 和衛(日立),  川口 智大(日立),  

[発表日]2019-06-11
[資料番号]CPSY2019-2,DC2019-2
ストレージシステム間のアクセス無停止データマイグレーションにおけるコピー速度調整方式の提案と開発

原 彬大(日立),  圷 弘明(日立),  川口 智大(日立),  

[発表日]2019-06-11
[資料番号]CPSY2019-3,DC2019-3
FPGAスイッチを用いたマルチGPU深層学習の高速化

井坪 知也(慶大),  竹本 一馬(慶大),  松谷 宏紀(慶大),  

[発表日]2019-06-11
[資料番号]CPSY2019-5,DC2019-5
効率的なDNN計算のための無効ニューロン予測手法の評価

池田 泰我(北大),  植吉 晃大(北大),  安藤 洸太(北大),  廣瀨 一俊(北大),  浅井 哲也(北大),  本村 真人(東工大),  高前田 伸也(北大/JSTさきがけ),  

[発表日]2019-06-11
[資料番号]CPSY2019-6,DC2019-6
エッジ環境におけるニューラルネットワーク学習軽量化手法の検討

廣瀬 一俊(北大),  浅井 哲也(北大),  本村 真人(東工大),  高前田 伸也(北大/JSTさきがけ),  

[発表日]2019-06-11
[資料番号]CPSY2019-7,DC2019-7
GPGPUを用いた変分混合ガウスモデルのパラメータ推定高速化

西本 宏樹(奈良先端大),  中田 尚(奈良先端大),  中島 康彦(奈良先端大),  

[発表日]2019-06-11
[資料番号]CPSY2019-1,DC2019-1
SATを用いたSDNルールテーブル分割法の高速化に関する検討

小笠原 亮太(日大),  新井 雅之(日大),  

[発表日]2019-06-11
[資料番号]CPSY2019-4,DC2019-4
二値化ニューラルネットワークのハードウェア指向精度向上手法の検討

大羽 由華(北大),  村上 大輔(ソシオネクスト),  中江 達哉(ソシオネクスト),  安藤 洸太(北大),  浅井 哲也(北大),  本村 真人(東工大),  高前田 伸也(北大/JSTさきがけ),  

[発表日]2019-06-11
[資料番号]CPSY2019-8,DC2019-8
CGLAにおける高速コンパイルとチューニングのためのアーキテクチャ支援

中島 康彦(奈良先端大),  

[発表日]2019-06-12
[資料番号]CPSY2019-9,DC2019-9
OpenRISCにおけるセキュアコンテクストスイッチの実装

有馬 裕一朗(東大),  坂井 修一(東大),  入江 英嗣(東大),  

[発表日]2019-06-12
[資料番号]CPSY2019-11,DC2019-11
動的情報フロー追跡を用いた反射型XSSの検出

塚本 駿佑(東大),  坂井 修一(東大),  入江 英嗣(東大),  

[発表日]2019-06-12
[資料番号]CPSY2019-10,DC2019-10
高電磁ノイズの影響を回避するハイブリッド CAN プロトコル・インターリーブモード

許斐 康司(首都大東京),  横山 慎悟(首都大東京),  福本 聡(首都大東京),  

[発表日]2019-06-12
[資料番号]CPSY2019-12,DC2019-12
ストカスティック数を用いたZ通信路の誤り訂正

石川 遼太(早大),  多和田 雅師(早大),  柳澤 政生(早大),  戸川 望(早大),  

[発表日]2019-06-12
[資料番号]CPSY2019-13,DC2019-13
オープンソースなマルチポートメモリコンパイラの検討

門本 淳一郎(東大),  入江 英嗣(東大),  坂井 修一(東大),  

[発表日]2019-06-12
[資料番号]CPSY2019-16,DC2019-16
Xilinx SDAccelによるART法の高速化

岡本 泰明(慶大),  天野 英晴(慶大),  

[発表日]2019-06-12
[資料番号]CPSY2019-14,DC2019-14
マルチエージェント SLAMの実装

風見 亮佑(慶大),  天野 英晴(慶大),  

[発表日]2019-06-12
[資料番号]CPSY2019-15,DC2019-15