基礎・境界/NOLTA-信頼性(開催日:2013/11/20)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]2013/11/20
[資料番号]
目次

,  

[発表日]2013/11/20
[資料番号]
太陽電波バースト測定用電波望遠鏡の分光器における並列FFTに関して(FPGA応用,デザインガイア2013-VLSI設計の新しい大地-)

中原 啓貴,  知識 陽平,  岩井 一正,  中西 裕之,  

[発表日]2013/11/20
[資料番号]RECONF2013-39
EVBDDに基づくLUTカスケードを用いたCAMエミュレータの更新法に関して(FPGA応用,デザインガイア2013-VLSI設計の新しい大地-)

櫛山 賢佑,  中原 啓貴,  笹尾 勤,  松浦 宗寛,  

[発表日]2013/11/20
[資料番号]RECONF2013-40
TSVを用いた3次元積層向け回路技術の開発(3次元集積回路・実装技術,デザインガイア2013-VLSI設計の新しい大地-)

長田 健一,  古田 太,  武田 健一,  

[発表日]2013/11/20
[資料番号]VLD2013-73,CPM2013-117,ICD2013-94,CPSY2013-58,DC2013-39,RECONF2013-41
縦横方向結合共振を用いた三次元クロック分配技術(3次元集積回路・実装技術,デザインガイア2013-VLSI設計の新しい大地-)

竹 康宏,  三浦 典之,  石黒 仁揮,  黒田 忠広,  

[発表日]2013/11/20
[資料番号]VLD2013-74,CPM2013-118,ICD2013-95,CPSY2013-59,DC2013-40,RECONF2013-42
3D/2.5D実装向けチップ間接続微細配線技術(3次元集積回路・実装技術,デザインガイア2013-VLSI設計の新しい大地-)

谷 元昭,  中田 義弘,  神吉 剛司,  中村 友二,  

[発表日]2013/11/20
[資料番号]VLD2013-75,CPM2013-119,ICD2013-96,CPSY2013-60,DC2013-41,RECONF2013-43
チップ積層パッケージのためのチップ薄化技術(3次元集積回路・実装技術,デザインガイア2013-VLSI設計の新しい大地-)

田久 真也,  黒澤 哲也,  

[発表日]2013/11/20
[資料番号]VLD2013-76,CPM2013-120,ICD2013-97,CPSY2013-61,DC2013-42,RECONF2013-44
世界初の宇宙帆船「IKAROS」が切り拓く宇宙大航海時代(デザインガイア2013-VLSI設計の新しい大地-)

森 治,  

[発表日]2013/11/20
[資料番号]VLD2013-86,CPM2013-121,ICD2013-98,CPSY2013-62,DC2013-52,RECONF2013-45
小規模再構成可能デバイス用ソフトコア・マイクロプロセッサ(FPGA実装,デザインガイア2013-VLSI設計の新しい大地-)

渡辺 優一,  山本 泰輔,  吉田 雄揮,  谷川 一哉,  弘中 哲夫,  

[発表日]2013/11/20
[資料番号]RECONF2013-46
仮想CGRAへのJavaソフトウェアのマッピングとFPGA実装(FPGA実装,デザインガイア2013-VLSI設計の新しい大地-)

小川 裕喜,  尼崎 太樹,  飯田 全広,  久我 守弘,  末吉 敏則,  

[発表日]2013/11/20
[資料番号]RECONF2013-47
分離度フィルタのFPGA実装におけるハードウェア量と検出精度のトレードオフ(FPGA実装,デザインガイア2013-VLSI設計の新しい大地-)

濱村 甚平,  土肥 慶亮,  柴田 裕一郎,  小栗 清,  

[発表日]2013/11/20
[資料番号]RECONF2013-48
クリティカルパス長最小化を目的とした整数計画法に基づくPLD配置配線手法(自動合成と配置配線手法,デザインガイア2013-VLSI設計の新しい大地-)

西山 大樹,  稲木 雅人,  永山 忍,  若林 真一,  

[発表日]2013/11/20
[資料番号]RECONF2013-49
ヘテロマルチプロセッサシステム向けプロセッサ間通信の自動合成(自動合成と配置配線手法,デザインガイア2013-VLSI設計の新しい大地-)

石田 薫史,  安藤 友樹,  本田 晋也,  高田 広章,  枝廣 正人,  

[発表日]2013/11/20
[資料番号]RECONF2013-50
VLSIの信頼性を向上させる再構成可能アーキテクチャ(デザインガイア2013-VLSI設計の新しい大地-)

尾上 孝雄,  橋本 昌宜,  密山 幸男,  / 郡浦 宏明,  

[発表日]2013/11/20
[資料番号]VLD2013-87,CPM2013-122,ICD2013-99,CPSY2013-63,DC2013-53,RECONF2013-51
SOTBを用いた低電力リコンフィギャラブルアクセラレータの実チップ評価(プログラマブルアーキテクチャ,デザインガイア2013-VLSI設計の新しい大地-)

蘇 洪亮,  天野 英晴,  

[発表日]2013/11/20
[資料番号]RECONF2013-52
SOTBトランジスタを用いた最初のFlex Power FPGAチップの評価(プログラマブルアーキテクチャ,デザインガイア2013-VLSI設計の新しい大地-)

馬 超,  日置 雅和,  河並 崇,  小笠原 泰弘,  中川 格,  関川 敏弘,  堤 利幸,  小池 汎平,  

[発表日]2013/11/20
[資料番号]RECONF2013-53
差分光再構成型ゲートアレイの放射線耐性向上実装手法(プログラマブルアーキテクチャ,デザインガイア2013-VLSI設計の新しい大地-)

瀬尾 真人,  渡邊 実,  

[発表日]2013/11/20
[資料番号]RECONF2013-54
再構成デバイスMPLDの配置配線ツールを用いたアーキテクチャ評価(プログラマブルアーキテクチャ,デザインガイア2013-VLSI設計の新しい大地-)

山下 智也,  稲木 雅人,  谷川 一哉,  弘中 哲夫,  石黒 隆,  

[発表日]2013/11/20
[資料番号]RECONF2013-55
複写される方へ

,  

[発表日]2013/11/20
[資料番号]
12>> 1-20hit(23hit)