基礎・境界/NOLTA-回路とシステム(開催日:2017/12/14)

タイトル/著者/発表日/資料番号
アップコンバージョンしたルートコサインロールオフ波形を用いた無線送信機の検討

山本 伊織(東京理科大),  楳田 洋太郎(東京理科大),  

[発表日]2017-12-14
[資料番号]CAS2017-67,ICD2017-55,CPSY2017-64
オンチップ・セットアップタイム測定回路を用いた高精度スキュー調整手法の提案

神庭 直人(芝浦工大),  石井 雅樹(芝浦工大),  佐々木 昌浩(芝浦工大),  

[発表日]2017-12-14
[資料番号]CAS2017-84,ICD2017-72,CPSY2017-81
並列線形帰還シフトレジスタPRBS発生回路の高速化に関する検討

井山 景喬(芝浦工大),  石井 雅樹(芝浦工大),  佐々木 昌浩(芝浦工大),  

[発表日]2017-12-14
[資料番号]CAS2017-85,ICD2017-73,CPSY2017-82
遅延制御バッファにより周波数追従範囲を拡大した高速起動完全デジタルCDR回路の設計

陳 明翰(東大),  飯塚 哲也(東大),  名倉 徹(東大),  浅田 邦博(東大),  

[発表日]2017-12-14
[資料番号]CAS2017-64,ICD2017-52,CPSY2017-61
ノイズ可変比較器を用いたノンバイナリ逐次比較型アナログ-デジタル変換器の設計

伊藤 貴亮(東大),  飯塚 哲也(東大),  名倉 徹(東大),  浅田 邦博(東大),  

[発表日]2017-12-14
[資料番号]CAS2017-65,ICD2017-53,CPSY2017-62
プロセス製造における品質向上のための対策判断システムの開発

高橋 正和(日立),  塩野谷 友隆(日立),  沖津 潤(日立),  室 啓朗(日立),  

[発表日]2017-12-14
[資料番号]CAS2017-70,ICD2017-58,CPSY2017-67
近傍界磁界通信・電界測距共用mm3級アンテナの実装と評価

白井 僚(阪大),  河野 仁(阪大),  廣瀬 哲也(神戸大),  橋本 昌宜(阪大),  

[発表日]2017-12-14
[資料番号]CAS2017-86,ICD2017-74,CPSY2017-83
Matrix Exponential法を用いたパワーMOSFETの過渡解析の高速化

亀井 達也(京都工繊大),  熊代 成孝(京都工繊大),  小林 和淑(京都工繊大),  

[発表日]2017-12-14
[資料番号]CAS2017-87,ICD2017-75,CPSY2017-84
マルチローターのフライトコントロールを与える定理について

磯貝 海斗(湘南工科大),  中野 秀夫(湘南工科大),  岡崎 秀晃(湘南工科大),  

[発表日]2017-12-14
[資料番号]CAS2017-76,ICD2017-64,CPSY2017-73
Drowsyキャッシュによる断熱的FinFET SRAMのばらつきの検証

田中 友貴(岐阜大),  高橋 康宏(岐阜大),  関根 敏和(岐阜大),  

[発表日]2017-12-14
[資料番号]CAS2017-77,ICD2017-65,CPSY2017-74
浮遊ゲートFETの新たな関数フィッティングによるSPICEモデル化

松本 明樹(岐阜大),  高橋 康宏(岐阜大),  関根 敏和(岐阜大),  

[発表日]2017-12-14
[資料番号]CAS2017-78,ICD2017-66,CPSY2017-75
PADDLに基づく断熱的可逆論理回路のセキュリティ性向上の一提案

西脇 友崇(岐阜大),  高橋 康宏(岐阜大),  関根 敏和(岐阜大),  

[発表日]2017-12-14
[資料番号]CAS2017-88,ICD2017-76,CPSY2017-85
Evaluation of 4-bit Array Multiplier of Adiabatic Logic Family

韓 梅(岐阜大),  高橋 康宏(岐阜大),  関根 敏和(岐阜大),  

[発表日]2017-12-14
[資料番号]CAS2017-68,ICD2017-56,CPSY2017-65
バーチャルグランド構造を有する断熱的FinFET SRAMにおける動作に関する検討

伊藤 凛太郎(岐阜大),  高橋 康宏(岐阜大),  関根 敏和(岐阜大),  

[発表日]2017-12-14
[資料番号]CAS2017-89,ICD2017-77,CPSY2017-86
アクティブインダクタを用いたTIAの広帯域化に関する検討

陳 翔宇(岐阜大),  高橋 康宏(岐阜大),  

[発表日]2017-12-14
[資料番号]CAS2017-90,ICD2017-78,CPSY2017-87
190mVから昇圧可能な0.18um標準CMOSプロセスを用いたエネルギーハーベスティング向けCMOSゲート電圧2倍振幅スタートアップボルテージダブラー型チャージポンプ

吉田 穣理(信州大),  宮地 幸祐(信州大),  

[発表日]2017-12-14
[資料番号]CAS2017-91,ICD2017-79,CPSY2017-88
高周波ヒステリシス制御DC-DCコンバータにおけるワイヤーボンディングとフリップチップボンディングの比較

柄澤 悠樹(信州大),  後藤 悠佑(信州大),  原 慎太朗(信州大),  福岡 孝将(信州大),  宮地 幸祐(信州大),  

[発表日]2017-12-14
[資料番号]CAS2017-92,ICD2017-80,CPSY2017-89
統計的コンパレータを用いたレベルクロス検出手法の性能解析

杉山 泰基(東大),  飯塚 哲也(東大),  山口 隆弘(アドバンテスト研),  名倉 徹(東大),  浅田 邦博(東大),  

[発表日]2017-12-14
[資料番号]CAS2017-66,ICD2017-54,CPSY2017-63
直交バックスキャッタリング回路技術の高スペクトラム効率化に関する研究

宮内 楓(東工大),  伊藤 浩之(東工大),  石原 昇(東工大),  道正 志郎(東工大),  益 一哉(東工大),  

[発表日]2017-12-14
[資料番号]CAS2017-93,ICD2017-81,CPSY2017-90
実装条件によるチップ素子の周波数特性変化

石川 洋介(東工大),  伊藤 浩之(東工大),  道正 志郎(東工大),  石原 昇(東工大),  益 一哉(東工大),  

[発表日]2017-12-14
[資料番号]CAS2017-94,ICD2017-82,CPSY2017-91
123>> 1-20hit(46hit)