エレクトロニクス-集積回路(開催日:2005/12/08)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]2005/12/8
[資料番号]
目次

,  

[発表日]2005/12/8
[資料番号]
動的再構成可能プロセッサDRPとC言語ベース開発環境(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))

粟島 亨,  

[発表日]2005/12/8
[資料番号]ICD2005-183
HSDPAコプロセッサ拡張用スケーラブルバスインタフェース(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))

竹内 俊樹,  井倉 裕之,  橋本 剛,  津村 聡一,  西 直樹,  

[発表日]2005/12/8
[資料番号]ICD2005-184
デジタル家電統合プラットフォームUniPhierにおけるマルチプロセッサアーキテクチャ(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))

西道 佳人,  木村 浩三,  中島 雅逸,  清原 督三,  

[発表日]2005/12/8
[資料番号]ICD2005-185
DVFSを用いたチップマルチプロセッサ向け高性能・低電力化手法(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))

近藤 正章,  中村 宏,  

[発表日]2005/12/8
[資料番号]ICD2005-186
動的命令カスケーディングによるGALS型マイクロプロセッサの高性能化(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))

佐々木 広,  近藤 正章,  中村 宏,  

[発表日]2005/12/8
[資料番号]ICD2005-187
分子軌道計算向け専用プロセッサ(ERIC)の開発(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))

中村 健太,  本田 宏明,  井上 弘士,  村上 和彰,  

[発表日]2005/12/8
[資料番号]ICD2005-188
常活性ラインに基づく高性能/低リーク・キャッシュの消費エネルギー評価(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))

小宮 礼子,  井上 弘士,  村上 和彰,  

[発表日]2005/12/8
[資料番号]ICD2005-189
バッファ・オーバフロー検出を目的としたセキュア・キャッシュの性能/消費電力解析(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))

井上 弘士,  

[発表日]2005/12/8
[資料番号]ICD2005-190
起業工学 : 技術者教育の新しい概念(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))

冨澤 治,  加納 剛太,  

[発表日]2005/12/8
[資料番号]ICD2005-191
複写される方へ

,  

[発表日]2005/12/8
[資料番号]
Notice about photocopying

,  

[発表日]2005/12/8
[資料番号]
奥付

,  

[発表日]2005/12/8
[資料番号]