エレクトロニクス-集積回路(開催日:1998/05/21)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]1998/5/21
[資料番号]
目次

,  

[発表日]1998/5/21
[資料番号]
DRAM Macro for Video Application

足立 顕哉,  田島 宏昭,  橋本 征史,  中島 勇,  山本 忠史,  休徳 卓真,  佐藤 純,  相澤 真,  

[発表日]1998/5/21
[資料番号]
メモリジェネレータ対応用DRAMマクロ : メモリジェネレータを用いて2112通りの構成を生成可能な0.35um混載DRAM

和田 政春,  宮野 信治,  矢部 友章,  佐藤 勝彦,  芳賀 亮,  和田 修,  番場 博則,  円角 元洋,  北城 岳彦,  味元 賢一郎,  田沢 雅昭,  大久保 努,  沼田 健二,  

[発表日]1998/5/21
[資料番号]
圧縮/伸張器混載DRAM

矢部 義一,  相本 代志治,  木村 真人,  滝澤 哲郎,  宮本 龍哉,  岩崎 隆弘,  中澤 陽悦,  藤井 太郎,  浜田 昌幸,  長井 信孝,  山品 正勝,  

[発表日]1998/5/21
[資料番号]
DRAMを用いた加算機能メモリの設計

小林 幸史,  山岡 雅直,  小林 和淑,  田丸 啓吉,  

[発表日]1998/5/21
[資料番号]
高速DRAM用500MHz動作ノンプリチャージド・データバス方式の開発

荒木 久勝,  齋藤 美寿,  小川 淳二,  若山 繁俊,  田村 泰孝,  張子 誠,  後藤 公太郎,  西 敏哉,  河野 通有,  相川 忠雄,  鈴木 孝章,  田口 眞男,  今村 健,  

[発表日]1998/5/21
[資料番号]
超高速SRAM回路技術 : 「A 1.8ns Access, 550MHz 4.5Mb CMOS SRAM」「Synonym Hit RAM: A 500MHz 1.5ns CMOS SRAM Macro with 576b Parallel Comparison and Parity Check Functions」

山口 邦彦,  南部 博昭,  金谷 一男,  山崎 枢,  鈴木 武史,  藤村 康弘,  日下田 恵一,  宇佐美 正己,  山縣 良,  楠 武志,  本間 紀之,  

[発表日]1998/5/21
[資料番号]
グランドレベルプリチャージと非昇圧ワード線を用いた1 Gb SDRAMの開発

江渡 聡,  松宮 正人,  瀧田 雅人,  石井 祐樹,  中村 俊和,  川畑 邦範,  加納 英樹,  北本 綾子,  池田 稔美,  古賀 徹,  東保 充洋,  芹沢 裕司,  板橋 和夫,  壷井 修,  横山 雄二,  田口 眞男,  

[発表日]1998/5/21
[資料番号]
並列処理システムと共有DRAM

小柳 光正,  

[発表日]1998/5/21
[資料番号]
機能集積情報システムの研究開発動向

堀口 進,  

[発表日]1998/5/21
[資料番号]
[OTHERS]

,  

[発表日]1998/5/21
[資料番号]