エレクトロニクス-集積回路(開催日:1997/06/19)

タイトル/著者/発表日/資料番号
表紙

,  

[発表日]1997/6/19
[資料番号]
目次

,  

[発表日]1997/6/19
[資料番号]
[CATALOG]

,  

[発表日]1997/6/19
[資料番号]
ブースタアンプを用いた低電圧向き高速CPL回路

山下 高廣,  浅田 邦博,  

[発表日]1997/6/19
[資料番号]ED97-41
高性能DFFの検討

草場 律,  近藤 利夫,  

[発表日]1997/6/19
[資料番号]ED97-42
高速通信用LSIにおけるSOI/CMOS 回路設計技術

廣田 尊則,  上田 公大,  和田 佳樹,  前田 茂伸,  益子 耕一郎,  浜野 尚徳,  

[発表日]1997/6/19
[資料番号]ED97-43
2.4Gb/s CMOSクロックリカバリ機能付き1:8DMUX

早田 征明,  田辺 昭,  手塚 宏,  塩入 智美,  東郷 光洋,  田村 貴央,  吉田 和由,  古川 昭雄,  

[発表日]1997/6/19
[資料番号]ED97-44
低電圧化に向けたフルデジタルPLLの開発

石見 幸一,  澤井 克典,  清水 一禎,  

[発表日]1997/6/19
[資料番号]ED97-45
可変電源電圧(VS)方式による300MIPS/W VTCMOS RISCプロセッサ

鈴木 晃治朗,  三田 真二,  藤田 哲也,  山根 史之,  佐野 文彦,  千葉 明彦,  渡辺 吉規,  松田 光司,  前田 健夫,  黒田 忠広,  

[発表日]1997/6/19
[資料番号]ED97-46
0.5V単一電源動作を実現するための回路技術

岩田 徹,  寺田 裕,  赤松 寛範,  松澤 昭,  山内 寛行,  

[発表日]1997/6/19
[資料番号]ED97-47
最小消費電力動作を実現するパワーマネジメント手法の提案

中平 博幸,  崎山 史朗,  福田 大,  山本 明,  木下 雅善,  楠本 馨一,  松澤 昭,  山本 裕雄,  松谷 康之,  武藤 伸一郎,  西野 豊,  桜井 哲真,  

[発表日]1997/6/19
[資料番号]ED97-48
1チップMPEG2エンコーダ用RISCプロセッサの設計とその低消費電力化

榎本 忠儀,  佐藤 輝忠,  岩田 治也,  廣部 厚紀,  

[発表日]1997/6/19
[資料番号]ED97-49
[特別招待論文]超高速・高周波CMOS LSIの可能性

松澤 昭,  

[発表日]1997/6/19
[資料番号]ED97-50
CMOS vs. 化合物・バイポーラ : Gb/s, GHz領域

市野 晴彦,  栗栖 正和,  大黒 達也,  田中 聡,  前多 正,  鷲尾 勝由,  束原 恒夫,  

[発表日]1997/6/19
[資料番号]ED97-51
[OTHERS]

,  

[発表日]1997/6/19
[資料番号]