基礎・境界/NOLTA-VLSI設計技術(開催日:2016/02/29)

タイトル/著者/発表日/資料番号
等価変換に基づくテストプログラム生成によるCコンパイラのランダムテスト

中村 和博(関西学院大),  石浦 菜岐佐(関西学院大),  

[発表日]2016-02-29
[資料番号]VLD2015-112
Verilog-HDLによる大規模ハードウェア設計の検証支援ツールの開発

森光 勇太(岡山県立大),  横川 智教(岡山県立大),  近藤 真史(川崎医療福祉大),  宮崎 仁(川崎医療福祉大),  佐藤 洋一郎(岡山県立大),  有本 和民(岡山県立大),  吉田 則裕(名大),  

[発表日]2016-02-29
[資料番号]VLD2015-111
Erlangによる組込みシステムの制御記述からの高位合成

竹林 陽(関西学院大),  石浦 菜岐佐(関西学院大),  東 香実(関西学院大),  吉田 信明(京都高度技研),  神原 弘之(京都高度技研),  

[発表日]2016-02-29
[資料番号]VLD2015-114
コンポーネント間近接制約を考慮した整数線形計画法による耐ソフトエラーデータパス合成

呉 政訓(北陸先端大),  金子 峰雄(北陸先端大),  

[発表日]2016-02-29
[資料番号]VLD2015-116
DTTR方式によるマルチコアシステム向けのタスクの最大並列度を基にしたタスク割り当て手法

齋藤 寛(会津大),  今井 雅(弘前大),  米田 友洋(NII),  

[発表日]2016-02-29
[資料番号]VLD2015-113
A Note on the Optimization for Multi-Domain Latch-Based High-Level Synthesis

井上 恵介(金沢高専),  金子 峰雄(北陸先端大),  

[発表日]2016-02-29
[資料番号]VLD2015-117
マルチパラダイム型高水準ハードウェア設計環境の検討

高前田 伸也(奈良先端大),  

[発表日]2016-02-29
[資料番号]VLD2015-115
軽量暗号Simeck,Simonに対する電磁波解析攻撃

野崎 佑典(名城大),  吉川 雅弥(名城大),  

[発表日]2016-03-01
[資料番号]VLD2015-121
高位合成デザインフローを用いたIPデザイン

立岡 真人(ソシオネクスト),  今西 健(ソシオネクスト),  仲石 英典(ソシオネクスト),  豊山 武(ソシオネクスト),  

[発表日]2016-03-01
[資料番号]VLD2015-126
検算対策回路に対する電力解析攻撃

池崎 良哉(名城大),  吉川 雅弥(名城大),  

[発表日]2016-03-01
[資料番号]VLD2015-122
ジグザグパワーゲーティングの入力依存性におけるノイズ低減効果の検討

金本 忠大(芝浦工大),  宇佐美 公良(芝浦工大),  

[発表日]2016-03-01
[資料番号]VLD2015-128
不一致検出とハッシュ探索に基づくパケット検索エンジンLSI

川村 嘉郁(金沢大),  今村 幸祐(金沢大),  三浦 直樹(NTT),  浦野 正美(NTT),  重松 智志(NTT),  松村 哲哉(日大),  松田 吉雄(金沢大),  

[発表日]2016-03-01
[資料番号]VLD2015-118
薄膜BOX-SOIにおける動的マルチVth設計の基板電圧最適化手法

鈴木 花乃(芝浦工大),  宇佐美 公良(芝浦工大),  

[発表日]2016-03-01
[資料番号]VLD2015-129
フロアプラン指向高位合成を用いたレジスタ分散型アーキテクチャ回路のFPGA実装

藤原 晃一(早大),  川村 一志(早大),  五十嵐 啓太(早大),  柳澤 政生(早大),  戸川 望(早大),  

[発表日]2016-03-01
[資料番号]VLD2015-127
タイミングエラー耐性を持つAES暗号回路の設計

吉田 慎之介(早大),  史 又華(早大),  柳澤 政生(早大),  戸川 望(早大),  

[発表日]2016-03-01
[資料番号]VLD2015-123
薄膜BOX-SOIと基板バイアス制御を用いた低消費電力スタンダードセルメモリの検討

吉田 有佑(芝浦工大),  工藤 優(芝浦工大),  宇佐美 公良(芝浦工大),  

[発表日]2016-03-01
[資料番号]VLD2015-130
制御回路を考慮したローテータベースマルチプレクサネットワークによるフィールドデータ抽出器の評価

伊東 光希(早大),  川村 一志(早大),  田宮 豊(富士通研),  柳澤 政生(早大),  戸川 望(早大),  

[発表日]2016-03-01
[資料番号]VLD2015-120
高速ネットワークにおける侵入検知に対するスクリーニング回路とFPGA実装

高口 裕貴(広島市大),  若林 真一(広島市大),  永山 忍(広島市大),  稲木 雅人(広島市大),  

[発表日]2016-03-01
[資料番号]VLD2015-119
[記念講演]サブスレッショルド領域で動作するラッチ回路の動作安定性解析

鎌苅 竜也(京大),  塩見 準(京大),  石原 亨(京大),  小野寺 秀俊(京大),  

[発表日]2016-03-01
[資料番号]VLD2015-131
[招待講演]More than Moore時代の組込みシステムのためのVLSI技術

今井 正治(阪大),  武内 良典(阪大),  

[発表日]2016-03-01
[資料番号]VLD2015-125
12>> 1-20hit(32hit)