基礎・境界/NOLTA-VLSI設計技術(開催日:2015/12/01)

タイトル/著者/発表日/資料番号
異種タスク集合に対するDVFSに関する一考察

金子 峰雄(北陸先端大),  

[発表日]2015-12-02
[資料番号]VLD2015-47,DC2015-43
適応調律型電源共振抑制フィルタのEMS評価

谷口 綱紀(神戸大),  三浦 典之(神戸大),  永田 真(神戸大),  

[発表日]2015-12-02
[資料番号]CPM2015-132,ICD2015-57
細粒度パワーゲーティングにおける仮想グランド線自動検知によるスリープ制御手法の評価

工藤 優(芝浦工大),  宇佐美 公良(芝浦工大),  

[発表日]2015-12-02
[資料番号]VLD2015-57,DC2015-53
モンテカルロ木探索のCAD問題への応用について

松永 裕介(九大),  

[発表日]2015-12-02
[資料番号]VLD2015-46,DC2015-42
ビッグデータ連携ヘルスケアに向けた0.25μm CMOS 0.23V駆動リング発振制御型近接無線送信器とバイオ燃料電池を用いた電力自立・使い捨て可能発電センシング一体型集積センサ

新津 葵一(名大/JST),  小林 敦希(名大),  安藤 貴史(名大),  小川 雄大(東北大),  西澤 松彦(東北大),  中里 和郎(名大),  

[発表日]2015-12-02
[資料番号]CPM2015-135,ICD2015-60
[招待講演]国際会議採択に向けて

原 祐子(東工大),  

[発表日]2015-12-02
[資料番号]VLD2015-48,DC2015-44
[招待講演]台北だより

高島 康裕(北九州市大),  

[発表日]2015-12-02
[資料番号]VLD2015-49,DC2015-45
[招待講演]EDA研究最前線

松縄 哲明(東芝),  

[発表日]2015-12-02
[資料番号]VLD2015-50,DC2015-46
QDIモデルに基づく非同期式VLSIの低電圧特性の評価

田近 龍平(弘前大),  黒川 敦(弘前大),  今井 雅(弘前大),  

[発表日]2015-12-03
[資料番号]VLD2015-67,DC2015-63
非同期式回路を用いたピーク電流抑制型バンドパスフィルタの実装と評価

石川 達也(弘前大),  黒川 敦(弘前大),  今井 雅(弘前大),  

[発表日]2015-12-03
[資料番号]VLD2015-68,DC2015-64
静的テスト圧縮のための多重目標故障テスト生成を用いたMバイNアルゴリズム

原 侑也(日大),  山崎 紘史(日大),  細川 利典(日大),  吉村 正義(京都産大),  

[発表日]2015-12-03
[資料番号]VLD2015-69,DC2015-65
CCNルータのためのハッシュテーブルと平衡木の併用によるメモリアクセスを削減したFIBの構築

島﨑 健太(早大),  青木 孝(NTT),  羽田野 孝裕(NTT),  大塚 卓哉(NTT),  宮崎 昭彦(NTT),  津田 俊隆(早大),  朴 容震(早大),  戸川 望(早大),  

[発表日]2015-12-03
[資料番号]VLD2015-75,DC2015-71
SVMを利用したネットリストの特徴に基づくハードウェアトロイ識別

長谷川 健人(早大),  大屋 優(早大),  柳澤 政生(早大),  戸川 望(早大),  

[発表日]2015-12-03
[資料番号]VLD2015-58,DC2015-54
DVFS下のL1 High Power/Low Powerキャッシュ切替による消費エネルギー削減

齋藤 郁(豊橋技科大),  小林 良太郎(豊橋技科大),  嶋田 創(名大),  

[発表日]2015-12-03
[資料番号]CPSY2015-72
遅延故障BIST向けLFSR/MISRシード生成

嶋津 大地(大分大),  大竹 哲史(大分大),  

[発表日]2015-12-03
[資料番号]VLD2015-70,DC2015-66
ゲートレベルネットリストの脆弱性を表現する指標

大屋 優(早大),  史 又華(早大),  山下 哲孝(NEC),  岡村 利彦(NEC),  角尾 幸保(NEC),  柳澤 政生(早大),  戸川 望(早大),  

[発表日]2015-12-03
[資料番号]VLD2015-59,DC2015-55
高位合成を用いた人検出画像処理のFPGA実装に関する一考察

藤田 亮(長崎大),  大石 将仁(長崎大),  林田 与志樹(長崎大),  柴田 裕一郎(長崎大),  小栗 清(長崎大),  

[発表日]2015-12-03
[資料番号]RECONF2015-58
高位合成における分散制御のデータフローグラフ境界を越えた拡張

清水 美帆(関西学院大),  石浦 菜岐佐(関西学院大),  

[発表日]2015-12-03
[資料番号]VLD2015-61,DC2015-57
キャッシュヒット率の向上のための基本ブロックのアドレスオフセットの探索

後藤 潤哉(関西学院大),  石浦 菜岐佐(関西学院大),  

[発表日]2015-12-03
[資料番号]VLD2015-74,DC2015-70
FPGAテストのための耐ソフトエラーBIST

上田 大樹(大分大),  嶋津 大地(大分大),  大竹 哲史(大分大),  

[発表日]2015-12-03
[資料番号]VLD2015-71,DC2015-67
<<1234>> 41-60hit(76hit)