情報・システム-リコンフィギャラブルシステム(開催日:2018/12/05)

タイトル/著者/発表日/資料番号
ミリ波帯CMOS低雑音増幅回路設計

竹川 響弥(広島大),  天川 修平(広島大),  吉田 毅(広島大),  藤島 実(広島大),  

[発表日]2018-12-06
[資料番号]CPM2018-89,ICD2018-50,IE2018-68
FPGA搭載NICへの40 Gbit/s対応無効DNSパケット自動応答回路の実装によるDNSコンテンツサーバのCPU使用率抑制

大輝 晶子(NTT),  八田 彩希(NTT),  川村 智明(NTT),  山崎 晃嗣(NTT-AT),  羽田野 孝裕(NTT),  宮崎 昭彦(NTT),  新田 高庸(NTT),  

[発表日]2018-12-06
[資料番号]VLD2018-55,DC2018-41
FPGAスイッチボードへの深層学習アプリケーションの実装

武者 千嵯(慶大),  Akram Ben Ahmed(慶大),  工藤 知宏(東大),  天野 英晴(慶大),  

[発表日]2018-12-06
[資料番号]RECONF2018-40
ニューラルネットワークを用いたランダムキャプチャセーフテストベクトル生成について

越智 小百合(日大),  三澤 健一郎(日大),  細川 利典(日大),  山内 ゆかり(日大),  新井 雅之(日大),  

[発表日]2018-12-06
[資料番号]VLD2018-51,DC2018-37
論理BISTのテスト電力制御手法とTEG評価について

加藤 隆明(九工大),  王 森レイ(愛媛大),  佐藤 康夫(九工大),  梶原 誠司(九工大),  

[発表日]2018-12-06
[資料番号]VLD2018-57,DC2018-43
スキャンパス合成に利用可能なセグメントのレジスタ転送レベル探索

湯浅 将(広島市大),  岩垣 剛(広島市大),  市原 英行(広島市大),  井上 智生(広島市大),  

[発表日]2018-12-06
[資料番号]VLD2018-59,DC2018-45
2^nRRR:高度な並び替えにより誤り耐性を強化したストカスティック数複製器

石川 遼太(早大),  多和田 雅師(早大),  柳澤 政生(早大),  戸川 望(早大),  

[発表日]2018-12-06
[資料番号]VLD2018-52,DC2018-38
演算誤差と回路面積のトレードオフを考慮したStochastic Numberの生成手法

坂本 雄大(立命館大),  山下 茂(立命館大),  

[発表日]2018-12-06
[資料番号]VLD2018-47,DC2018-33
FPGAを用いた透過的ネットワーク機能仮想化アクセラレーション手法

渡邊 義和(NEC),  小林 悠記(NEC),  竹中 崇(NEC),  馬場 裕司(NEC),  

[発表日]2018-12-06
[資料番号]RECONF2018-38
スローウェーブ伝送線路におけるグランド構造の設計指針

小林 知広(広島大),  天川 修平(広島大),  吉田 毅(広島大),  藤島 実(広島大),  

[発表日]2018-12-06
[資料番号]CPM2018-88,ICD2018-49,IE2018-67
Feature-Map Separable Convolutionによる小メモリFPGAでの画像認識の実現

神宮司 明良(東工大),  佐藤 真平(東工大),  中原 啓貴(東工大),  

[発表日]2018-12-06
[資料番号]RECONF2018-41
Resources Utilization of Fine-grained Overlay Architecture

テインギ ミン(熊本大),  趙 謙(九工大),  尼崎 太樹(熊本大),  飯田 全広(熊本大),  末吉 敏則(熊本大),  

[発表日]2018-12-06
[資料番号]RECONF2018-37
3重実装・光再構成型ゲートアレイVLSI

吉永 透(静岡大),  渡邊 実(静岡大),  

[発表日]2018-12-06
[資料番号]RECONF2018-43
ロボット制御アルゴリズムのFPGAへの実装

髙木 雄介(静岡大),  渡邊 実(静岡大),  佐野 健太郎(理研),  

[発表日]2018-12-06
[資料番号]RECONF2018-44
Sparse Robust Deep Autoencoderを用いて学習した心電図の外れ値検出器のハードウェア実装について

曽我 尚人(東工大),  佐藤 真平(東工大),  中原 啓貴(東工大),  

[発表日]2018-12-06
[資料番号]RECONF2018-42
論理暗号化に対するSAT攻撃の効率的なアルゴリズムについて

松永 裕介(九大),  吉村 正義(京都産大),  

[発表日]2018-12-06
[資料番号]VLD2018-60,DC2018-46
FPGA上のTCAMを活用するアクセラレーションフレームワークの検討と評価

三好 健文(わさらぼ/イーツリーズ・ジャパン),  船田 悟史(イーツリーズ・ジャパン),  

[発表日]2018-12-06
[資料番号]RECONF2018-39
変分混合ガウスモデルアクセラレータ設計のための変分推論アルゴリズムの解析

西本 宏樹(奈良先端大),  中田 尚(奈良先端大),  中島 康彦(奈良先端大),  

[発表日]2018-12-06
[資料番号]VLD2018-62,DC2018-48
モンテカルロ木探索とギブスサンプリング法を用いたモチーフ抽出問題のハイブリッド解法

湯浅 佑介(広島市大),  永山 忍(広島市大),  稲木 雅人(広島市大),  若林 真一(広島市大),  

[発表日]2018-12-06
[資料番号]VLD2018-61,DC2018-47
[招待講演]AI専用ハードを横目に見ながらやるべきこと

中島 康彦(奈良先端大),  

[発表日]2018-12-06
[資料番号]CPSY2018-37
<<1234>> 21-40hit(62hit)