情報・システム-リコンフィギャラブルシステム(開催日:2012/01/18)

タイトル/著者/発表日/資料番号
Interconnect Reduction in Binding Procedure of HLS

,  

[発表日]2012/1/18
[資料番号]VLD2011-109,CPSY2011-72,RECONF2011-68
SD数演算を用いた剰余数系-重み数系変換アルゴリズム(高位合成と演算応用,FPGA応用及び一般)

新井 聖哉,  田中 勇樹,  魏 書剛,  

[発表日]2012/1/18
[資料番号]VLD2011-110,CPSY2011-73,RECONF2011-69
2分木構造の剰余SD数演算を用いた算術演算エラー検出回路(高位合成と演算応用,FPGA応用及び一般)

劉 茜,  茂木 和弘,  魏 書剛,  

[発表日]2012/1/18
[資料番号]VLD2011-111,CPSY2011-74,RECONF2011-70
CUDA実装された共通鍵ブロック暗号のための性能予測モデルの検討(GPUとHPC,FPGA応用及び一般)

西川 尚紀,  岩井 啓輔,  黒川 恭一,  

[発表日]2012/1/18
[資料番号]VLD2011-112,CPSY2011-75,RECONF2011-71
Rubyを用いた分散GPGPUフレームワーク『ParaRuby』の開発と評価(GPUとHPC,FPGA応用及び一般)

中村 涼,  吉見 真聡,  三木 光範,  

[発表日]2012/1/18
[資料番号]VLD2011-113,CPSY2011-76,RECONF2011-72
分散PCグリッドシステムの実装とその評価(GPUとHPC,FPGA応用及び一般)

梅本 潤志,  榎原 博之,  于 文龍,  

[発表日]2012/1/18
[資料番号]VLD2011-114,CPSY2011-77,RECONF2011-73
3次元FPGAアレイHPCシステムへの数値演算回路の実装評価(GPUとHPC,FPGA応用及び一般)

高橋 健一,  黎 江,  集 祐介,  嶋崎 俊輔,  田向 権,  関根 優年,  

[発表日]2012/1/18
[資料番号]VLD2011-115,CPSY2011-78,RECONF2011-74
PC-FPGA複合クラスタにおける部分再構成とその応用(GPUとHPC,FPGA応用及び一般)

尾崎 亮,  上嶋 明,  小畑 正貴,  

[発表日]2012/1/18
[資料番号]VLD2011-116,CPSY2011-79,RECONF2011-75
0.18μmプロセス光再構成型ゲートアレイVLSI(再構成デバイス,FPGA応用及び一般)

渡邊 貴弘,  渡邊 実,  

[発表日]2012/1/18
[資料番号]VLD2011-117,CPSY2011-80,RECONF2011-76
再構成速度調整アナログビットを含む光再構成型ゲートアレイのレーザアレイ故障からの復旧試験(再構成デバイス,FPGA応用及び一般)

余座 貴志,  渡邊 実,  

[発表日]2012/1/18
[資料番号]VLD2011-118,CPSY2011-81,RECONF2011-77
MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路とパターン面積の検討(再構成デバイス,FPGA応用及び一般)

林 隆程,  渡辺 重佳,  

[発表日]2012/1/18
[資料番号]VLD2011-119,CPSY2011-82,RECONF2011-78
複写される方へ

,  

[発表日]2012/1/18
[資料番号]
Notice for Photocopying

,  

[発表日]2012/1/18
[資料番号]
奥付

,  

[発表日]2012/1/18
[資料番号]
裏表紙

,  

[発表日]2012/1/18
[資料番号]
<<12 21-35hit(35hit)