基礎・境界/NOLTA-VLSI設計技術(開催日:2002/06/20)

タイトル/著者/発表日/資料番号
禁止領域を持つ格子スタイナー木問題の発見的解法

高藤 大介,  田岡 智志,  渡邉 敏正,  

[発表日]2002/6/20
[資料番号]VLD2002-33
シーケンスペア上の部分クラスタ表現と階層的一貫性を持つフロアプラン手法の提案

朱 小科,  中武 繁寿,  梶谷 洋司,  小野 信人,  

[発表日]2002/6/20
[資料番号]VLD2002-34
クロック木の配線長を考慮したクラスタ修正によるクロックスケジュール法

山崎 創,  高橋 篤司,  

[発表日]2002/6/20
[資料番号]VLD2002-35
LSI化向け小面積多バンクメモリに関する考察

井上 智宏,  佐々木 敬泰,  弘中 哲夫,  小出 哲士,  マタウシュ ハンスユルゲン,  

[発表日]2002/6/20
[資料番号]VLD2002-36
乗算器のBoothリコーダの回路方式について

井上 哲也,  田村 淳,  越智 裕之,  津田 孝夫,  

[発表日]2002/6/20
[資料番号]VLD2002-37
CTDに基づくVLSI向き冗長加算アルゴリズムの設計手法

崎山 淳,  青木 孝文,  樋口 龍雄,  

[発表日]2002/6/20
[資料番号]VLD2002-38
指紋センサLSI

岡崎 幸夫,  町田 克之,  

[発表日]2002/6/20
[資料番号]VLD2002-39
[OTHERS]

,  

[発表日]2002/6/20
[資料番号]
<<12 21-28hit(28hit)