エレクトロニクス-集積回路(開催日:2010/04/15)

タイトル/著者/発表日/資料番号
2Gb/s 1.8pJ/b/chip 128NAND フラッシュメモリチップ積層用誘導結合インタフェース(非接触メモリインターフェース,メモリ(DRAM, SRAM,フラッシュ,新規メモリ)技術)

齊藤 美都子,  三浦 典之,  黒田 忠広,  

[発表日]2010/4/15
[資料番号]ICD2010-19
Digital Rosetta Stone : A Sealed Permanent Memory with Inductive-Coupling Power and Data Link

,  

[発表日]2010/4/15
[資料番号]ICD2010-20
複写される方へ

,  

[発表日]2010/4/15
[資料番号]
奥付

,  

[発表日]2010/4/15
[資料番号]
裏表紙

,  

[発表日]2010/4/15
[資料番号]
<<12 21-25hit(25hit)