大会名称
2009年 情報科学技術フォーラム(FIT)
大会コ-ド
F
開催年
2009
発行日
2009/8/20
セッション番号
6C
セッション名
リコンフィギャラブルシステム
講演日
2009/09/04
講演場所(会議室等)
C会場(9号館1F 913教室)
講演番号
C-031
タイトル
特定用途向け動的再構成回路の演算器精度最適化に関する研究
著者名
小椋 清孝森下 賢幸佐々木 伸夫
キーワード
動的再構成, reconfigurable, 精度最適化, パイプライン回路
抄録
我々は,現在FPGA上への実装を想定した特定用途向けパイプライン回路構成型動的再構成回路について検討を行っている.これは,MPEGなどのようないくつかの処理ステージから構成されるアプリケーションについて,各ステージのパイプライン処理回路を再構成により構成して処理を行うというものである.各パイプライン処理回路は再構成回路上の演算器を組み合わせて構成するが,これまでの実装では,再構成演算器はすべて32ビットの演算精度をもつもののみで構成してきた. FPGA上の限られた設計資源を有効に利用するには,各演算器をアプリケーションに応じて精度最適化することが有効である. 
 そこで,本研究では,再構成回路を構成する各演算器について,いくつかの演算精度用の演算器を選択可能にして最適化を行うこととし,精度解析および回路生成のための開発支援ソフトウエアの開発・改良を行った.
本文pdf
PDF download (291.1KB)