講演番号 |
題目/著者 |
A-1-1 | 非接触心拍計測システムおけるディジタルフィルタ回路規模削減手法の検討
◎吉村侑恭, 井上敏之, 土谷 亮, 岸根桂路, |
A-1-10 | 様々な型紙集合を入力とする自動マーキングシステムの研究
○相馬和也, 藤吉邦洋, |
A-1-11 | 可変成形型電子ビーム描画装置のためのハミルトンパス長を考慮した矩形分割手法
○加藤将輝, 藤吉邦洋, |
A-1-12 | 並行導体で構成されるメタマテリアルの遅延電磁結合を含む回路モデルを用いた時間領域解析
◎秋丸大甫, 久門尚史, Mahfuzul Islam, 和田修己, |
A-1-13 | 帯域可変機能を有するトランスインピーダンスアンプ
○三浦直樹, 竹谷 勉, 野坂秀之, |
A-1-14 | 可変利得増幅回路の広入力ダイナミックレンジ化の検討
◎脇田健杜, 佐藤 匠, 伊藤大輔, 中村 誠, 徐 照男, 長谷宗彦, 野坂秀之, |
A-1-15 | バースト伝送用帯域可変CMOS RGC-TIA回路の検討
◎△湯浅貴文, 三輪祐三久, 石原直志, 志津有記, 中村 誠, 伊藤大輔, |
A-1-16 | 異なる実装条件に対応可能な入力抵抗可変TIAの提案
◎△佐藤優杜, 脇田健杜, 佐藤 匠, 中村 誠, 伊藤大輔, |
A-1-17 | 光アクセスネットワーク長延化に向けた符号配列対応型可変プリエンファシス技術の検討
○志津有記, 前川竜也, 林 宏太, 湯浅貴文, 中村 誠, 伊藤大輔, |
A-1-18 | PAM4信号対応CMOSドライバ回路用出力整合回路の検討
◎篠田龍一, 林 宏太, 鷲見和紀, 中村 誠, 伊藤大輔, |
A-1-19 | PAM4受信器用波形劣化補償器の補償量改善の一検討
◎霜田幸長, 林 宏太, 鷲見和紀, 中村 誠, 伊藤大輔, |
A-1-2 | FPGAシミュレーションによるイジングモデルを用いた巡回セールスマン問題の応用
○△田口雄大, 飯村凌馬, 北村知士, 河原尊之, |
A-1-20 | パイプライン型A/Dコンバータにおけるステージ間信号劣化の解析
◎宮下 航, 佐々木昌浩, |
A-1-21 | 高速化に適した8-bit Up/Down Counterの設計と性能比較
◎大谷健吉, 佐々木昌浩, |
A-1-3 | イジングモデルLSI実装におけるキンググラフと全結合モデルの比較
飯村凌馬, 北村知士, ○河原尊之, |
A-1-4 | Some Characterizations of Three-Directional Orthogonal Ray Graphs
○Satoshi Tayu, |
A-1-5 | 電力損失を低減する大電流出力トランス駆動方式に関する研究
◎徐 逢員, 佐野勇司, |
A-1-6 | 振動発生回路の電力損失の低減
◎市原優希, 佐野勇司, |
A-1-7 | GaNスイッチング素子を用いた低ノイズDC/DCコンバータ
○村上真一, 山本昭夫, 李 ウェン, |
A-1-8 | デジタル直接駆動技術へのSRモータの応用の一検討
◎薛 飛, 安田 彰, |