2017年 総合大会

講演番号 題目/著者
C-12-1A Study of Injection-locking PLL Phase Calibration with Symmetrical Phase Detector and Multiplexer

◎Bangan Liu,  Huy Cu Ngo,  Kengo Nakata,  Toru Yoshioka,  Yuki Terashima,  Kenichi Okada,  Akira Matsuzawa,  

C-12-10生体の動き検出をまねたCMOSアナログ回路の研究

○赤塚和久,  井瀬 潔,  

C-12-11インバータ遅延段を用いた極低電圧駆動アナログ/PWM変換回路

◎小嶋文也,  原田知親,  

C-12-12デューティー比切り替え手法による高分解能出力電圧の生成

高屋真人,  撫佐佳昭,  ○中田俊司,  

C-12-13電源回路の放射線耐性試験

○藤﨑伸也,  渡邊 実,  

C-12-14電圧モード低電圧出力ドライバに関する検討

◎原 大樹,  吉河たけふみ,  

C-12-15電圧モードドライバにおける出力インピーダンス調整用オペアンプに関する検討

○田中哉太,  吉河たけふみ,  

C-12-16A Synthesizable High Resolution Linear DTC

◎Haosheng Zhang,  Kenichi Okada,  Akira Matsuzawa,  

C-12-17プライオリティエンコーダを用いたVCO A/D変換器

◎吉尾恒洋,  木原崇雄,  吉村 勉,  

C-12-180.55 V、2.4 GS/s 動作トラック&ホールド回路の設計

◎藤本光弘,  木原崇雄,  吉村 勉,  

C-12-19デジタルRF受信機における時間インターリーブA/D変換器の特性ミスマッチ補正

◎高橋知也,  木原崇雄,  吉村 勉,  

C-12-2周波数逓倍器による注入同期PLLの雑音抑制手法

◎Huy Cu Ngo,  中田憲吾,  吉岡 透,  寺島友樹,  岡田健一,  松澤 昭,  

C-12-20時間インターリーブA/D変換器における3次高調波歪みの低減手法

◎宮腰佳祐,  吉尾恒洋,  高橋知也,  木原崇雄,  吉村 勉,  

C-12-21TDCを用いた500 MHz, 8 bit, 2.0 mWサブレンジングADC

○早川大樹,  今柳田賢人,  瀬脇健司,  園田悠樹,  大畠賢一,  

C-12-22確率的手法を用いたADC回路の最適設計とその設計自動化

○湯本涼介,  小松 聡,  

C-12-23低電圧動作レベルクロッシングADCのバックグラウンド校正

○齋藤 匠,  小松 聡,  

C-12-24An Ultra-Low-Power Synthesizable Digitally Controlled Oscillator

◎Yuncheng Zhang,  Huy Cu Ngo,  Kengo Nakata,  Toru Yoshioka,  Yuki Terashima,  Bangan Liu,  Kenichi Okada,  Akira Matsuzawa,  

C-12-25RFパルス幅変調を用いたデジタル送信機の検討

◎吉田一登,  木原崇雄,  吉村 勉,  

C-12-26論理合成可能なADPLL自動生成フレームワークの構築

○生方慎也,  小松 聡,  

C-12-27クロック電流制御、トランスミッションゲートを用いたCMOSマスタースレーブ型D-FFによる識別再生回路の性能評価

○大川典男,  小林遥希,  

12>> 1-20hit(30hit)