お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 18件中 1~18件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
MBE, NLP, MICT
(共催)
NC
(併催) [詳細]
2024-01-25
11:30
徳島 鳴門教育大学 区分定数特性をもつ理想オペアンプを用いたマルチバイブレータのカナール解
天羽晟矢上田哲史徳島大NLP2023-106 MICT2023-61 MBE2023-52
マルチバイブレータは複数の安定状態を持つ電子回路であり,しばしばオペアンプを用いて構成される.
安定状態には無安定,単... [more]
NLP2023-106 MICT2023-61 MBE2023-52
pp.106-109
EMM 2022-03-07
14:30
ONLINE 長崎大学 文教スカイホール
(ハイブリッド開催,主:オンライン開催,副:現地開催)
[ポスター講演]Wien bridge発振回路を用いた物理的クローン不可関数の発見と解析に関する研究
曽我諒太姜 玄浩東京高専EMM2021-97
物理的クローン不可関数(Physical Unclonable Function)の研究は, 個体識別やIoT(Inte... [more] EMM2021-97
pp.29-33
NLP, NC
(併催)
2020-01-24
13:10
沖縄 宮古島マリンターミナル MOGAを用いたCMOSオペアンプの最適化
久保仁志静岡大)・二宮 洋湘南工科大)・浅井秀樹静岡大NLP2019-93
多目的遺伝的アルゴリズム(Multi-Objective Genetic Algorithm:MOGA)は遺伝的アルゴリ... [more] NLP2019-93
pp.45-48
ICD, CPM, ED, EID, EMD, MRIS, OME, SCE, SDM
(共催)
QIT
(併催) [詳細]
2017-01-31
14:10
広島 みやじま杜の宿(広島) 数式ベースと遺伝的アルゴリズムの組み合わせによる演算増幅器の自動設計
鈴木研人高井伸和菅原誉士紀吉澤 慧大河内一登石井 司篠田沙樹福田雅史群馬大EMD2016-83 MR2016-55 SCE2016-61 EID2016-62 ED2016-126 CPM2016-127 SDM2016-126 ICD2016-114 OME2016-95
設計の自由度が大きいアナログ回路は依然として設計者が持つ経験や知識に基づいて、用途に合った回路を設計しており、最適な回路... [more] EMD2016-83 MR2016-55 SCE2016-61 EID2016-62 ED2016-126 CPM2016-127 SDM2016-126 ICD2016-114 OME2016-95
pp.69-74
ICD, CPSY
(共催)
2016-12-15
15:30
東京 東京工業大学 [ポスター講演]パイプライン型ADCにおけるゲインステージ用オペアンプの最適化に関する研究
藤浪大輔佐々木昌浩芝浦工大ICD2016-83 CPSY2016-89
パイプライン型ADC(Analog to Digital Converter)は,ステージを縦続に接続した構成をしている... [more] ICD2016-83 CPSY2016-89
p.93
ICD, CPSY
(共催)
2016-12-16
10:05
東京 東京工業大学 データベースを用いた設計情報管理方式による演算増幅器の自動設計
菅原誉士紀高井伸和鈴木研人大河内一登吉澤 慧石井 司篠田沙樹福田雅史群馬大ICD2016-92 CPSY2016-98
アナログ回路設計は、回路図の選択や素子値の決定など設計自由度が高く、かつ複雑なトレードオフが内在するため、膨大な知識と経... [more] ICD2016-92 CPSY2016-98
pp.123-128
MW 2015-11-19
14:45
沖縄 琉球大 オペアンプ型Negative Impedance Converterを用いた負性キャパシタンスの生成
山中翔司松本賢一堀井康史関西大MW2015-126
負性インピーダンス変換器 (NIC)を用いてNon-Foster素子(負性キャパシタ,負性インダクタ)を作る研究がある.... [more] MW2015-126
pp.35-40
IEIJ-SSL, SID-JC
(共催)
EID, ITE-IDY, IEE-EDD
(連催) [詳細]
2015-01-23
09:00
京都 龍谷大学響都ホール校友会館 Poly-Si Hall素子による磁場センサ ~ 高電圧印加とオペアンプ回路による感度向上 ~
吉川朗登松本貴明宮村祥吾志賀春紀松田時宜木村 睦龍谷大)・小澤徳郎青木幸司郭 志徹エーユーオージャパンEID2014-47
我々は,poly-Si Hall素子による磁場センサの研究開発を行っている.本研究では,感度を向上させるため、Hall素... [more] EID2014-47
pp.49-52
ICD 2011-12-15
16:10
大阪 大阪大学会館 [ポスター講演]テレスコピック型OPAを用いたNeural Spike検出アンプの性能解析
高月千里吉田 毅広島大ICD2011-112
重度障害者を補助し生活の質を向上させるために医療向けのブレイン・マシン・インタフェース(BMI)の研究が行われている.多... [more] ICD2011-112
pp.63-65
ICD
(ワークショップ)
2010-08-16
- 2010-08-18
海外 ホーチミン市百科大学 An Offset Compensation Method Using Subthreshold CMOS Operational Amplifiers for Fully Differential Amplifiers
Tomoki IidaTetsuya AsaiYoshihito AmemiyaEiichi SanoHokkaido Univ.
An offset compensation method for fully differential amplifi... [more]
ICD, ITE-IST
(連催)
2010-07-23
09:40
大阪 常翔学園大阪センター gm/ID Lookup Table法に基づくOTAの最適化設計 ~ Settling Timeを考慮した全体最適化手法 ~
樫村 透小西貴之桝井昇一東北大ICD2010-31
スケーリングが進んだアナログ回路に対して有効な設計手法として、gm/ID Lookup table法が提案されている。こ... [more] ICD2010-31
pp.61-66
ICD 2009-12-14
13:30
静岡 静岡大学(浜松) [ポスター講演]gm/Id法を用いた高速・高利得OTAの最適化設計
小西貴之桝井昇一東北大ICD2009-84
微細CMOSにおいても高速・高利得なgain-boosted folded-cascode OTA向けの、$g_m/I_... [more] ICD2009-84
pp.43-48
CAS, CS, SIP
(共催)
2009-03-03
13:10
岐阜 岐阜長良川温泉国際会議場 [ポスター講演]DVCCとOTAによる一次全域通過回路の合成
築谷隆雄恒次秀起松江高専)・鷲見育亮鳥取環境大)・藪木 登津山高専CAS2008-129 SIP2008-192 CS2008-103
本報告は,DVCCとOTAによる一次全域通過回路の合成について検討している.提案回路は,1個のDVCCと1個のOTA,お... [more] CAS2008-129 SIP2008-192 CS2008-103
pp.159-164
VLD, CPSY, RECONF, IPSJ-SLDM
(共催)
2009-01-30
10:05
神奈川 慶応義塾大学(日吉) GAを用いた演算増幅器の素子値最適化における主成分分析による探索効率の向上
竹原裕司豊橋技科大)・夏井雅典東北大)・田所嘉昭豊橋技科大VLD2008-112 CPSY2008-74 RECONF2008-76
遺伝的アルゴリズム(Genetic Algorithm: GA)を用いた演算増幅器の素子値最適化システムにおいて,主成分... [more] VLD2008-112 CPSY2008-74 RECONF2008-76
pp.123-128
CAS, NLP
(共催)
2009-01-22
10:00
宮崎 ホテルマリックス(宮崎) 14-bit,50MS/s,1.8V ADCを実現するビットブロック回路の検討
水谷慶一郎杉本泰博中大CAS2008-66 NLP2008-96
高速かつ高精度のパイプライン方式AD変換器を実現するためには, 特に初段のビットブロック回路において高利得かつ広帯域のオ... [more] CAS2008-66 NLP2008-96
pp.19-24
VLD 2008-09-30
15:00
石川 金沢商工会議所会館 可変線形トランスコンダクタンスOTA
池本真樹範 公可電通大VLD2008-59
本稿では,
高い信号線形性を有する,
可変相互コンダクタンスOTA回路を提案する.
0.18$\mu$mCMOSプ... [more]
VLD2008-59
pp.71-74
NC, NLP
(共催)
2008-06-27
14:05
沖縄 琉球大学 アナログ集積回路におけるスケールフリー性とスモールワールド性の考察 ~ 演算増幅器について ~
中野 晶東京電機大)・堀尾喜彦東京電機大/JST)・合原一幸JST/東大NLP2008-13
本研究では, 複雑ネットワークで用いられるスモールワールド性やスケールフリー性を示す指標を,
アナログ回路に適用する... [more]
NLP2008-13
pp.27-31
CS, SIP, CAS
(共催)
2008-03-07
13:00
山口 山口大学 常盤キャンパス [ポスター講演]演算トランスコンダクタンス増幅器によるマルチモードバイカッド回路の合成
川上裕己築谷隆雄松江高専)・鷲見育亮鳥取環境大)・藪木 登津山高専CAS2007-141 SIP2007-216 CS2007-106
本報告は,OTAと接地キャパシタによるマルチモ-ドのバイカッド回路の合成について検討している.損失積分器と無損失積分器に... [more] CAS2007-141 SIP2007-216 CS2007-106
pp.85-90
 18件中 1~18件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会