お知らせ 研究会の開催と会場に参加される皆様へのお願い(2020年7月開催~)
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 18件中 1~18件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
NS, IN
(併催)
2018-03-02
10:50
宮崎 フェニックス・シーガイア・リゾート 異種アドホックネットワーク間相互接続環境における最適経路探索手法
宮 太地東工大)・大島浩太東京海洋大)・北口善明山岡克式東工大IN2017-126
アドホックネットワークの汎目的利用を実現するためには,プロトコル差異の抽象化が必要となる.
しかし関連する既存検討は,... [more]
IN2017-126
pp.219-224
VLD, IPSJ-SLDM
(連催)
2016-05-11
14:30
福岡 北九州国際会議場 DFGのクリティカルパス最適化に基づく演算チェイニングを用いたRDRアーキテクチャ対象高位合成手法
寺田晃太朗柳澤政生戸川 望早大VLD2016-4
半導体の微細化に伴い,配線遅延が相対的に増大している問題が顕著化し,高位合成段階で配線遅延を考慮する必要がある.レジスタ... [more] VLD2016-4
pp.41-46
VLD 2016-03-01
15:10
沖縄 沖縄県青年会館 フロアプラン指向高位合成を用いたレジスタ分散型アーキテクチャ回路のFPGA実装
藤原晃一川村一志五十嵐啓太柳澤政生戸川 望早大VLD2015-127
近年,様々なアプリケーションに対しFPGAの利用が急速拡大するに伴って,FPGA向け高位合成の需要が高まっている.
F... [more]
VLD2015-127
pp.93-98
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2015-12-02
17:35
長崎 長崎県勤労福祉会館 配線遅延とクロックスキューを利用したフロアプラン指向FPGA高位合成手法
藤原晃一川村一志柳澤政生戸川 望早大VLD2015-54 DC2015-50
FPGAでは近年プロセスの微細化が進み,配線遅延とクロックスキューが回路の動作周波数を著しく悪くする恐れがある.
従っ... [more]
VLD2015-54 DC2015-50
pp.99-104
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-26
14:45
大分 ビーコンプラザ(別府国際コンベンションセンター) FPGAの配線遅延特性を利用したフロアプラン指向高位合成手法
藤原晃一柳澤政生戸川 望早大VLD2014-85 DC2014-39
近年,画像処理や通信プロトコル処理などデータを高速処理する必要がある場面で,高位合成を利用し た FPGA 設計が増加し... [more] VLD2014-85 DC2014-39
pp.99-104
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-26
15:10
大分 ビーコンプラザ(別府国際コンベンションセンター) HDRアーキテクチャを対象とした製造ばらつき耐性と低レイテンシを両立可能なマルチシナリオ高位合成手法
井川昂輝阿部晋矢柳澤政生戸川 望早大VLD2014-86 DC2014-40
半導体プロセスの継続的な微細化により,製造ばらつきや配線遅延がLSI設計に与える影響が増加している.これらに対し,製造ば... [more] VLD2014-86 DC2014-40
pp.105-110
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-28
15:35
大分 ビーコンプラザ(別府国際コンベンションセンター) HDR-mcvを対象とした複数クロックドメインおよび複数電源電圧による低電力化高位合成手法
阿部晋矢史 又華早大)・宇佐美公良芝浦工大/早大)・柳澤政生戸川 望早大VLD2014-102 DC2014-56
低電力かつ高速なLSI の設計へ向け,配線遅延を考慮しながら複数クロックドメイン,複数電源電圧を同時に適用可能なHDR-... [more] VLD2014-102 DC2014-56
pp.203-208
EMD, LQE, OPE, CPM, R
(共催)
2014-08-21
11:35
北海道 小樽経済センター BCB貼り付けによるSi基板上集積導波路形半導体薄膜DFBレーザ
井上大輔李 智恩平谷拓生厚地祐輝雨宮智宏西山伸彦荒井滋久東工大R2014-26 EMD2014-31 CPM2014-46 OPE2014-56 LQE2014-30
集積回路の微細化に伴う配線遅延や発熱の増大を解決する方法として、銅電気グローバル配線を光配線に代替するオンチップ光配線技... [more] R2014-26 EMD2014-31 CPM2014-46 OPE2014-56 LQE2014-30
pp.17-22
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-28
09:45
鹿児島 鹿児島県文化センター 信頼性と時間オーバーヘッド間のトレードオフを考慮した面積制約にもとづくRDRアーキテクチャ向けフォールトセキュア高位合成手法
川村一志柳澤政生戸川 望早大VLD2013-79 DC2013-45
半導体の微細化技術の進展に伴い,ソフトエラーに起因する信頼性の低下,及び配線遅延の相対的増大が問題となっている.
信頼... [more]
VLD2013-79 DC2013-45
pp.129-134
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-29
11:40
鹿児島 鹿児島県文化センター HDR-mcdを対象としたクロックエネルギー優位な高位合成と実験評価
阿部晋矢史 又華早大)・宇佐美公良芝浦工大/早大)・柳澤政生戸川 望早大VLD2013-97 DC2013-63
LSI全体に占めるクロック信号によるエネルギー消費の割合は大きく,マルチクロックドメイン,クロックゲーティングなどが提案... [more] VLD2013-97 DC2013-63
pp.263-268
VLD, IPSJ-SLDM
(連催)
2013-05-16
16:00
福岡 北九州国際会議場 RDRアーキテクチャを対象とした時間及び面積オーバーヘッドのないフォールトセキュア高位合成手法
川村一志柳澤政生戸川 望早大VLD2013-9
本論文では,RDRアーキテクチャを対象とした時間及び面積オーバーヘッドのないフォールトセキュア高位合成手法を提案する.提... [more] VLD2013-9
pp.67-72
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-26
11:20
福岡 九州大学百年講堂 島内消費電力量見積もりにもとづく温度特性を考慮したRDRアーキテクチャ向け高位合成手法
川村一志柳澤政生戸川 望早大VLD2012-61 DC2012-27
半導体の微細化技術向上に伴い,ICチップ内部の発熱,特にホットスポットと呼ばれる局所的に温度の高い空間が問題となっている... [more] VLD2012-61 DC2012-27
pp.13-18
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-27
14:15
福岡 九州大学百年講堂 SAAV:AVHDRアーキテクチャを対象とした動的複数電源電圧指向の低電力化高位合成手法
阿部晋矢史 又華早大)・宇佐美公良芝浦工大/早大)・柳澤政生戸川 望早大VLD2012-82 DC2012-48
動的複数電源電圧と配線遅延を高位合成に統合するプラットフォームとして,Adaptive Voltages Huddle-... [more] VLD2012-82 DC2012-48
pp.135-140
IPSJ-SLDM, VLD
(連催)
2012-05-30
14:55
福岡 北九州国際会議場 HDRアーキテクチャを対象とした高速かつ効率的な複数電源電圧指向の高位合成手法
阿部晋矢柳澤政生戸川 望早大VLD2012-2
高集積,高機能なLSI 加工技術の出現により,エネルギー効率と配線遅延を意識したLSI 設計が求められる.低電力化技術の... [more] VLD2012-2
pp.7-12
IN 2011-04-21
14:00
香川 香川大学 VPN間接続環境におけるTwice NAT方式の一提案
小山高明山田英樹岸 寿春深見公彦北爪秀雄NTTIN2011-4
VPN間接続環境における,TwiceNAT1回によるネットワーク方式を提案する.スター型トポロジを持ったVPN間接続環境... [more] IN2011-4
pp.19-22
VLD, DC, IPSJ-SLDM
(共催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2008-11-17
15:50
福岡 北九州学術研究都市 階層型相互結合網における適応型ルーティングのハードウェア実装コストの検討
金子昌弘三浦康之渡辺重佳湘南工科大RECONF2008-44
LSIの高集積化に伴い「オンチップマルチプロセッサ」が注目されるようになり,階層型相互結合網TESHが提案された.TES... [more] RECONF2008-44
pp.33-38
RECONF 2007-05-18
10:00
石川 金沢市文化ホール PE直結型動的リコンフィギャラブルプロセッサMuCCRA-Dの提案
加東 勝長谷川揚平天野英晴慶大RECONF2007-12
本論文では、我々が研究を行っているMuCCRAプロジェクトの
最初のプロトタイプチップであるMuCCRA-1の結合網を... [more]
RECONF2007-12
pp.67-72
OCS, OPE, LQE
(共催)
2005-11-04
12:05
福岡 九州工業大学 サービス適応型プラットフォームのための柔軟に構成変更可能なハードウェアアーキテクチャ
樋口淳一飛鷹洋一柳町成行吉川隆士荒木壮一郎岩田 淳阿留多伎明良NEC
本稿ではサービス適応型プラットフォームを実現するためのモジュラー型スケーラブルスイッチについて述べる。サービスカード間を... [more] OCS2005-64 OPE2005-94 LQE2005-102
pp.37-40
 18件中 1~18件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会