お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 11件中 1~11件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
VLD, HWS, ICD
(共催)
2024-03-01
14:00
沖縄 沖縄県男女共同参画センター【てぃるる】会議室1・2・3
(ハイブリッド開催,主:現地開催,副:オンライン開催)
実行時プロファイリングを考慮した,Python向け高位合成手法
鈴木佑典池田 誠東大VLD2023-127 HWS2023-87 ICD2023-116
近年のLSI設計の複雑化に伴い高位合成の技術が注目されているが,現在用いられている高位合成コンパイラはC/C++ベースの... [more] VLD2023-127 HWS2023-87 ICD2023-116
pp.145-150
SIS 2023-12-07
11:00
愛知 名古屋市立大学桜山キャンパス
(ハイブリッド開催,主:現地開催,副:オンライン開催)
データパス並列化による高位合成スプライト描画処理ハードウェアの高性能化
大谷優香山脇 彰九工大SIS2023-24
我々は高性能かつ低消費電力なモバイル端末の実現を目的に,アプリケーションごとに最適なハードウェアを動的に再構成できるモバ... [more] SIS2023-24
pp.1-6
SIS 2023-12-07
11:20
愛知 名古屋市立大学桜山キャンパス
(ハイブリッド開催,主:現地開催,副:オンライン開催)
鉛筆画風画像変換の高位合成ハードウェアによるリアルタイム非写実的レンダリングシステムの開発
谷 穂香山脇 彰九工大SIS2023-25
ソフトウェアを自動でハードウェア化する高位合成技術(HLS)に最適な非写実的レンダリング(NPR)ライブラリを開発してい... [more] SIS2023-25
pp.7-12
VLD, DC, RECONF, ICD
(共催)
IPSJ-SLDM
(連催) [詳細]
2023-11-16
14:10
熊本 くまもと市民会館シアーズホーム夢ホール
(ハイブリッド開催,主:現地開催,副:オンライン開催)
Obfuscator-LLVMとBambuを用いたハードウェア難読化手法
小倉幹也市川周一豊橋技科大VLD2023-54 ICD2023-62 DC2023-61 RECONF2023-57
ハードウェア上の知的財産保護が必要となっているが,その手段のひとつに難読化がある.山田らは,LLVMベースの難読化ツール... [more] VLD2023-54 ICD2023-62 DC2023-61 RECONF2023-57
pp.125-130
MSS, CAS, SIP, VLD
(共催)
2023-07-06
10:10
北海道 小樽商科大学 3号館 102教室
(ハイブリッド開催,主:現地開催,副:オンライン開催)
高位合成を用いたメモリアクセスと処理ステージのパイプライン化による高性能・省電力スプライト描画ハードウェアの開発
大谷優香山脇 彰九工大CAS2023-3 VLD2023-3 SIP2023-19 MSS2023-3
ハードウェアの動的再構成可能なモバイル端末におけるゲームアプリ開発のための高位合成向け2Dスプライト描画のソフトウェアを... [more] CAS2023-3 VLD2023-3 SIP2023-19 MSS2023-3
pp.10-15
HWS, VLD
(共催) [詳細]
2021-03-04
09:55
ONLINE オンライン開催 精度可変な近似計算回路の高位合成
白根健太西川広記孔 祥博冨山宏之立命館大VLD2020-80 HWS2020-55
精度と遅延が可変な近似乗算器を活用する高位合成技術を提案する.想定する乗算器は,正確な乗算を2サイクルで,近似乗算を1サ... [more] VLD2020-80 HWS2020-55
pp.67-72
VLD, IPSJ-SLDM
(連催)
2016-05-11
14:30
福岡 北九州国際会議場 DFGのクリティカルパス最適化に基づく演算チェイニングを用いたRDRアーキテクチャ対象高位合成手法
寺田晃太朗柳澤政生戸川 望早大VLD2016-4
半導体の微細化に伴い,配線遅延が相対的に増大している問題が顕著化し,高位合成段階で配線遅延を考慮する必要がある.レジスタ... [more] VLD2016-4
pp.41-46
VLD 2016-03-01
15:10
沖縄 沖縄県青年会館 フロアプラン指向高位合成を用いたレジスタ分散型アーキテクチャ回路のFPGA実装
藤原晃一川村一志五十嵐啓太柳澤政生戸川 望早大VLD2015-127
近年,様々なアプリケーションに対しFPGAの利用が急速拡大するに伴って,FPGA向け高位合成の需要が高まっている.
F... [more]
VLD2015-127
pp.93-98
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2015-12-02
17:35
長崎 長崎県勤労福祉会館 配線遅延とクロックスキューを利用したフロアプラン指向FPGA高位合成手法
藤原晃一川村一志柳澤政生戸川 望早大VLD2015-54 DC2015-50
FPGAでは近年プロセスの微細化が進み,配線遅延とクロックスキューが回路の動作周波数を著しく悪くする恐れがある.
従っ... [more]
VLD2015-54 DC2015-50
pp.99-104
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2015-12-03
09:20
長崎 長崎県勤労福祉会館 ハンドシェイク遅延を考慮した4相2線式非同期システムの高位合成におけるスケジューリングアルゴリズム
猪谷孝太岩垣 剛市原英行井上智生広島市大VLD2015-60 DC2015-56
本稿では,4相2線式非同期システムの高位合成におけるスケジューリング問題について議論する.高位合成の入力として与えられる... [more] VLD2015-60 DC2015-56
pp.147-152
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2014-11-26
14:45
大分 ビーコンプラザ(別府国際コンベンションセンター) FPGAの配線遅延特性を利用したフロアプラン指向高位合成手法
藤原晃一柳澤政生戸川 望早大VLD2014-85 DC2014-39
近年,画像処理や通信プロトコル処理などデータを高速処理する必要がある場面で,高位合成を利用し た FPGA 設計が増加し... [more] VLD2014-85 DC2014-39
pp.99-104
 11件中 1~11件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会