研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
SCE |
2024-01-23 15:00 |
東京 |
機械振興会館 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
単一磁束量子パルス周波数変調型D/A変換器のGHz信号生成回路への応用 ○林 誠也・島田 宏・水柿義直(電通大) SCE2023-26 |
単一磁束量子 (Single-Flux Quantum: SFQ) 回路の応用のひとつとして, 交流電圧標準がある. こ... [more] |
SCE2023-26 pp.19-24 |
MW |
2023-11-16 13:25 |
沖縄 |
名護市産業支援センター(沖縄) (ハイブリッド開催,主:現地開催,副:オンライン開催) |
電荷再利用型トランジスタ制御機構を用いたGaNHEMTによるリーマンポンプ型RF-DAC ○淵辺悠太・坂田修一・小松崎優治・新庄真太郎(三菱電機) MW2023-129 |
多ビット化に向けたリーマンポンプ型デジタル-アナログ変換器(RP-DAC)のための回路構成を提案する。RP-DACはブリ... [more] |
MW2023-129 pp.19-22 |
VLD, DC, RECONF, ICD (共催) IPSJ-SLDM (連催) [詳細] |
2023-11-16 16:20 |
熊本 |
くまもと市民会館シアーズホーム夢ホール (ハイブリッド開催,主:現地開催,副:オンライン開催) |
量子コンピュータ向けキャリブレーションを備えた多ビットPWMDACの提案 ○赤星駿介・高井伸和(京都工繊大) VLD2023-56 ICD2023-64 DC2023-63 RECONF2023-59 |
本研究では,希釈冷凍機中で動作する量子ビットを制御するための多ビットPWMDACの構造と制御方法を提案する.DACは重み... [more] |
VLD2023-56 ICD2023-64 DC2023-63 RECONF2023-59 pp.136-139 |
NC, MBE (併催) |
2023-10-28 10:45 |
宮城 |
東北大学 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
アナログCMOSスパイキングニューラルネットワーク回路を用いた超低消費電力リザバー計算システムの設計 ○小野哲史・守谷 哲・山本英明(東北大)・弓仲康史(群馬大)・堀尾喜彦・佐藤茂雄(東北大) NC2023-29 |
スパイキングニューラルネットワーク (SNN) は,イベント駆動型回路を用いて実装した際に消費電力を抑えられることから,... [more] |
NC2023-29 p.23 |
NLP, CAS (共催) |
2023-10-07 11:30 |
岐阜 |
ワークプラザ岐阜 |
自動細胞分化法による区分定数ニューロンモデルの発火現象の再現 ○細井健吾・鳥飼弘幸(法政大) CAS2023-53 NLP2023-52 |
本研究では,区分定数ニューロンモデルのハードウェアベースト細胞分化法を設計する. FPGAで実装された細胞分化法によって... [more] |
CAS2023-53 NLP2023-52 pp.104-105 |
EMM, IT (共催) |
2023-05-12 10:15 |
京都 |
京都大学 楽友会館 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
LDPC符号のための勾配流復号法 ○和田山 正・中島健翔・中井彩乃(名工大) IT2023-8 EMM2023-8 |
特に高い処理能力が求められる大規模な信号処理問題において,
集積回路の消費電力は大きな負担となっている.
LDPC符... [more] |
IT2023-8 EMM2023-8 pp.37-42 |
CCS |
2023-03-26 10:55 |
北海道 |
北海道 ルスツリゾートホテル&コンベンション |
極低電力IoT機器に向けた確率的メモリとそのサブスレッショルドCMOS回路実装 ○村松聖倭・西田浩平・安藤洸太(北大)・赤井 恵(阪大/北大)・浅井哲也(北大) CCS2022-68 |
本研究では、MOSFETのサブスレッショルド領域を利用した確率コンピューティングに基づく超低消費電力IoTデバイス用メモ... [more] |
CCS2022-68 pp.31-35 |
CCS |
2023-03-26 11:15 |
北海道 |
北海道 ルスツリゾートホテル&コンベンション |
自由エネルギー原理に基づく予測符号化ネットワークのハードウェア実装 萩原成基・○國見峻史・安藤洸太(北大)・赤井 恵(北大/阪大)・浅井哲也(北大) CCS2022-69 |
我々エージェントは知覚と行動を通じて生成モデルを学習し,外環境に適応していると捉えることができる.本研究ではこれらの過程... [more] |
CCS2022-69 pp.36-41 |
HWS, VLD (共催) |
2023-03-03 09:55 |
沖縄 |
沖縄県青年会館 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
ボトルネック配線における配線可能性向上のための配線交差を考慮したトラック割当て法 ○谷口和弥・田湯 智・高橋篤司(東工大)・モロンゴ マチュー・南 誠・西岡克也(ジーダット) VLD2022-101 HWS2022-72 |
性能仕様を満たすアナログ集積回路を低面積で実現する自動設計技術が求められている.本研究では,面積削減のボトルネックとなる... [more] |
VLD2022-101 HWS2022-72 pp.149-154 |
CAS, MSS (共催) IPSJ-AL (連催) [詳細] |
2022-11-17 14:15 |
高知 |
Kochi Startup BASE (ハイブリッド開催,主:現地開催,副:オンライン開催) |
光送信機用DAC帯域3逓倍回路におけるバンド間レベル差の理論式の評価 ○石井 颯(東京理科大)・川原啓輔(横浜国大)・楳田洋太郎・高野恭弥(東京理科大) CAS2022-40 MSS2022-23 |
光送信用回路の広帯域化に向けて,ディジタル・アナログ変換器(DAC)の帯域幅を3倍にする技術 (DAC帯域3逓倍技術)が... [more] |
CAS2022-40 MSS2022-23 pp.19-24 |
NC, MBE (併催) |
2022-09-29 10:25 |
宮城 |
東北大学 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
スパイキングニューラルネットワークのアナログ回路実装と時系列情報処理への応用 ○守谷 哲・山本英明(東北大)・弓仲康史(群馬大)・佐藤茂雄・堀尾喜彦(東北大) NC2022-33 |
近年,センサ信号などの低次元な信号をセンサの近傍で処理するエッジコンピューティングの重要性が高まっている.神経回路のダイ... [more] |
NC2022-33 p.5 |
NC, IBISML (共催) IPSJ-BIO, IPSJ-MPS (共催) (連催) [詳細] |
2022-06-29 14:20 |
沖縄 |
琉球大学50周年記念館 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
ニューラルネットワーク応用へ向けたアナログCMOS多数決回路のLSI実装 ○小野哲史・守谷 哲・菅家由佳・山本英明(東北大)・弓仲康史(群馬大)・佐藤茂雄(東北大) NC2022-27 IBISML2022-27 |
多数決回路は複数の0または1の入力に対して多数を占める値を出力する回路である.多数決回路はバイナリニューラルネットワーク... [more] |
NC2022-27 IBISML2022-27 pp.189-192 |
CAS, SIP, VLD, MSS (共催) |
2022-06-16 13:00 |
青森 |
八戸工業大学 1号館201室(多目的ホール) (ハイブリッド開催,主:現地開催,副:オンライン開催) |
[特別招待講演]移動体通信端末用RF回路技術とRFアナログデジタル混載回路技術の進展 ○田中 聡(村田製作所) CAS2022-5 VLD2022-5 SIP2022-36 MSS2022-5 |
移動体通信端末用RF回路技術とRFアナログディジタル混載回路技術はページャー,PHS(personal handy ph... [more] |
CAS2022-5 VLD2022-5 SIP2022-36 MSS2022-5 pp.22-27 |
ED |
2022-04-21 11:00 |
ONLINE |
オンライン開催 |
閾値補償を備えたTIQコンパレータベースのフラッシュ型A/Dコンバータ ○橋本悠平・範 公可(電通大) ED2022-5 |
TIQコンパレータを用いたA/Dコンバータはプロセスや温度の変動に弱く,基準電圧の値が容易に変化してしまうことが知られて... [more] |
ED2022-5 pp.15-18 |
VLD, HWS (共催) [詳細] |
2022-03-07 09:35 |
ONLINE |
オンライン開催 |
アナログ集積回路面積削減のためのボトルネックチャネル配線の提案 ○谷口和弥・田湯 智・高橋篤司(東工大)・轟 祐吉・南 誠(ジーダット) VLD2021-77 HWS2021-54 |
性能仕様を満たすアナログ集積回路を低面積で実現する自動設計技術が求められている.本研究では,レイアウト面積を減らすために... [more] |
VLD2021-77 HWS2021-54 pp.7-12 |
NLP, MICT, MBE (共催) NC (併催) [詳細] |
2022-01-23 09:50 |
ONLINE |
オンライン開催 |
減衰付きSTDP学習則のアナログ回路設計とLSI実装 ○守谷 哲・加藤達暉(東北大)・弓仲康史(群馬大)・山本英明・佐藤茂雄・堀尾喜彦(東北大) NC2021-40 |
デバイスの低消費電力化や小型化を目的として,スパイキングニューラルネットワーク(SNN)が次世代の情報処理技術として期待... [more] |
NC2021-40 p.44 |
NLP, MICT, MBE (共催) NC (併催) [詳細] |
2022-01-23 10:15 |
ONLINE |
オンライン開催 |
ニューロン回路への応用を目的としたアナログCMOS多数決回路の設計 ○小野哲史・守谷 哲・菅家由佳・山本英明(東北大)・弓仲康史(群馬大)・佐藤茂雄(東北大) NC2021-41 |
多数決回路は複数の0または1の入力に対して多数を占める値を出力する回路であり,フォールトトレラントシステムでの利用に加え... [more] |
NC2021-41 pp.45-48 |
NLP |
2021-12-18 14:50 |
大分 |
J:COM ホルトホール大分 |
3Dサイクリック型カオスニューラルネットワークリザバーを用いた時系列信号の分類タスクの実験 ○織間健守・堀尾喜彦(東北大) NLP2021-65 |
カオスニューロンによって構成されたカオスニューラルネットワークリザバーは,一般的なリザバーと比較して少ないニューロン数で... [more] |
NLP2021-65 pp.100-103 |
EMCJ, MICT (併催) |
2021-03-05 15:55 |
ONLINE |
オンライン開催 |
低コスト広帯域CA電波吸収体の入射偏波特性に関する検討結果 ○古谷航一・小林 剛・福井範行・米田尚史(三菱電機) EMCJ2020-81 |
CA(Circuit analog)電波吸収体の基板上に実装する抵抗素子数を削減し,製造コストを低減する手法を検討した.... [more] |
EMCJ2020-81 pp.46-50 |
ICTSSL, CAS (共催) |
2020-01-30 13:10 |
東京 |
機械振興会館 |
[招待講演]MOSアナログLSI回路のサインオフ検証の適正化 ○小川公裕(サクセスインターナショナル) CAS2019-70 ICTSSL2019-39 |
MOSアナログ回路の設計歩留まりを保証するためのサインオフ検証では、デジタル回路のサインオフとは異なる検証方法が必要な事... [more] |
CAS2019-70 ICTSSL2019-39 pp.35-41 |