お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 22件中 1~20件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
ICD, CPSY
(共催)
2016-12-16
14:20
東京 東京工業大学 [招待講演]トリリオンセンサユニバースを実現するデータ駆動プロセッサ
西川博昭筑波大ICD2016-96 CPSY2016-102
トリリオンセンサユニバースの実現をめざしたデータ駆動プロセッサを紹介する。このプロセッサは、並列処理の表現と実行に関する... [more] ICD2016-96 CPSY2016-102
pp.139-144
RECONF 2014-06-12
10:50
宮城 片平さくらホール LEDR/4相2線ハイブリッドアーキテクチャに基づく高性能非同期FPGA
小松与志也張山昌論亀山充隆東北大RECONF2014-6
本論文では非同期式データ転送プロトコルである4相2線方式とLevel-Encoded Dual-Rail (LEDR) ... [more] RECONF2014-6
pp.27-30
IE, ICD, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2013-10-07
16:05
青森 弘前大学 コラボ弘大 3×倍速実時間6万語彙連続音声認識のための40-nm, 54-mW音声認識専用プロセッサ
何 光霽宮本優貴松田薫平和泉慎太郎川口 博吉本雅彦神戸大VLD2013-52 ICD2013-76 IE2013-52
本稿では,6万語彙の実時間連続音声認識のための低消費電力VLSIチップについて説明する.高速,高精度,低消費電力で6万語... [more] VLD2013-52 ICD2013-76 IE2013-52
pp.29-34
IE, ICD, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2013-10-08
10:35
青森 弘前大学 コラボ弘大 電流モード論理に基づく多値細粒度リコンフィギャラブルVLSIの新概念アーキテクチャ
白 旭亀山充隆東北大VLD2013-57 ICD2013-81 IE2013-57
本稿では、多値Xネット・データ転送方式に基づく細粒度リコンフィギャラブルVLSIを提案している。2つの2値データは2個の... [more] VLD2013-57 ICD2013-81 IE2013-57
pp.59-64
SIS 2013-06-13
14:55
鹿児島 宝山ホール(鹿児島) スケーラブルDVCにおける変換量子化回路のVLSI設計
田中鳴海岡田雅司阪大)・迫水和仁阪大/OKI)・尾上孝雄阪大SIS2013-8
本研究ではDistributed Video Codingエンコーダの組込みシステムの実現を目指しており,最も支配的な演... [more] SIS2013-8
pp.39-44
ICD, IPSJ-ARC
(連催)
2012-01-20
15:10
東京 電通大 同期/非同期ハイブリッドアーキテクチャに基づく低消費電力FPGAの評価
小松与志也張山昌論石原翔太土屋亮人亀山充隆東北大ICD2011-142
本論文では回路の稼働率に応じて同期式あるいは非同期式に回路の動作を選択できるハイブリッドFPGAを提案する.ロジックブロ... [more] ICD2011-142
pp.93-96
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2011-11-30
10:05
宮崎 ニューウェルシティ宮崎 6万語彙実時間連続音声認識のための40nm,144mW音声認識専用プロセッサの開発
菅原隆伸何 光霽藤永剛史宮本優貴野口紘希和泉慎太郎川口 博吉本雅彦神戸大CPM2011-164 ICD2011-96
本研究では,6万語彙の実時間連続音声認識の実現を目指すために新たなアーキテクチャを設計した.提案アーキテクチャでは,音声... [more] CPM2011-164 ICD2011-96
pp.79-84
ICD, IE, SIP
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-10-24
14:45
宮城 一の坊(仙台) レジスタトランスファレベルパケット転送に基づく動的再構成VLSIプロセッサアーキテクチャ
藤岡与周八戸工大)・瀧沢 翔亀山充隆東北大SIP2011-64 ICD2011-67 IE2011-63
動的再構成VLSIプロセッサのコンフィグレーションメモリ容量のサイズを大幅に減少するために,レジスタトランスファレベルパ... [more] SIP2011-64 ICD2011-67 IE2011-63
pp.13-18
SIS 2010-12-02
15:15
奈良 奈良県文化会館 8x8MIMO-OFDM受信機におけるパイプライン型MDCアーキテクチャを用いた128点FFTプロセッサの回路設計
折笠敦史宮永喜一吉澤真吾北大SIS2010-45
本報告では8x8 MIMO-OFDM受信機における128点FFTプロセッサのVLSIアーキテクチャを提案する.4x4 M... [more] SIS2010-45
pp.59-64
RECONF 2010-09-17
10:15
静岡 静岡大学(工学部2号館) 同期/非同期ハイブリッドアーキテクチャに基づく低消費電力FPGAの構成
石原翔太土屋亮人小松与志也張山昌論亀山充隆東北大RECONF2010-33
非同期式回路はクロックツリーによる消費電力がないため,低稼働率の部分回路において電力効率が良い.一方,同期式回路は非同期... [more] RECONF2010-33
pp.91-95
SIS 2010-06-10
11:10
北海道 網走市民会館中会議室 8x8 MIMO-OFDM受信機におけるパイプライン型MMSE検出器のLSI設計
中川大輔吉澤真吾宮永喜一北大SIS2010-4
本研究では8x8 MIMO-OFDMにおいてストラッセン方式行列乗算および逆行列計算を用いたパイプライン処理型MMSE検... [more] SIS2010-4
pp.19-24
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2010-01-27
09:00
神奈川 慶應義塾大学日吉キャンパス 自律適応電源電圧制御に基づく低消費電力FPGAの構成
石原翔太夏 徴帆張山昌論亀山充隆東北大VLD2009-84 CPSY2009-66 RECONF2009-69
本稿は複数電源電圧を用いた低消費電力FPGAを提案する.提案FPGAはシステムの性能を低下させることなく,それぞれのロジ... [more] VLD2009-84 CPSY2009-66 RECONF2009-69
pp.95-99
ICD 2009-12-14
13:30
静岡 静岡大学(浜松) [ポスター講演]ストリームサイファーエンジンのチップ開発
石原拓美内海晴信大隅裕介深瀬政秋佐藤友暁弘前大ICD2009-94
半恒久的なネットワーク基盤によらない過渡的なセキュリティの確保は次世代型ユビキタス環境の課題のひとつである。ユビキタスセ... [more] ICD2009-94
pp.95-100
ICD 2009-12-15
10:00
静岡 静岡大学(浜松) [招待講演]心の情報処理に学ぶ新たなVLSIシステムアーキテクチャ
柴田 直東大ICD2009-95
集積回路技術の進歩によりコンピュータは驚異的な演算能力を獲得したが,人間が日常生活で何気なく行っている情報処理に対しては... [more] ICD2009-95
pp.101-109
RECONF 2009-09-18
13:35
栃木 宇都宮大学 LEDR/4相2線プロトコルコンバータを用いた非同期FPGAの構成
石原翔太小松与志也張山昌論亀山充隆東北大RECONF2009-36
本稿は4相2線方式とLEDR方式を組み合わせた非同期ハイブリッドFPGAを提案する.演算回路において,小面積性を実現する... [more] RECONF2009-36
pp.103-108
CPM 2009-08-11
14:20
青森 弘前大学 Stream Cipher Engine Chipの開発
石原拓美内海晴信大隅裕介深瀬政秋佐藤友暁弘前大CPM2009-49
半恒久的なネットワーク基盤によらない過渡的なセキュリティの確保はユビキタスネットワークの要点のひとつである。ユビキタスセ... [more] CPM2009-49
pp.83-88
SIS 2009-06-12
10:35
沖縄 沖縄県久米島町立具志川農村環境改善センター 4x4 MIMO-OFDM受信機における動的再構成可能なMMSE検出器のLSI設計
池内博一吉澤真吾宮永喜一北大SIS2009-14
本報告では4x4MIMO-OFDM受信機における動的再構成可能なMMSE検出器のVLSIアーキテクチャを提案する.MIM... [more] SIS2009-14
pp.79-84
VLD 2009-03-12
17:05
沖縄 沖縄県男女共同参画センター H.264/AVCにおけるAll-Zeroブロック検出および生成ビット数を予測可能なDCT・量子化アーキテクチャ
國安大樹岸田智幸宋 天島本 隆徳島大VLD2008-154
動画像符号化標準H.264/AVCに使用される符号化手法は,従来と比べ,多数の新規予測モードが導入された.複数の予測モー... [more] VLD2008-154
pp.165-170
SIS 2008-06-12
14:25
北海道 旭川市国際会議場第2&第3会議室(旭川市大雪クリスタルホール内) 4x4 MIMO-OFDM受信機におけるパイプライン型MMSE検出器のVLSIアーキテクチャ設計
吉澤真吾宮永喜一北大SIS2008-9
本報告では4x4 MIMO-OFDM受信機におけるMMSE検出器のVLSIアーキテクチャを提案する.パケット通信をベース... [more] SIS2008-9
pp.47-52
SIS 2007-12-11
10:15
兵庫 兵庫県民会館 低遅延画像伝送システム用JPEG2000コーデックLSIの開発
井家佑介稲田遼一春日隆文深山正幸金沢大)・中尾政史ナナオ)・松田吉雄金沢大SIS2007-59
この論文では,低遅延かつ高解像度の画像伝送システムに搭載するJPEG 2000コーデックLSIについて述べる.JPEG ... [more] SIS2007-59
pp.7-12
 22件中 1~20件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会