お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 9件中 1~9件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
DC, CPSY
(共催)
IPSJ-SLDM, IPSJ-EMB, IPSJ-ARC
(共催)
(連催) [詳細]
2024-03-22
09:50
長崎 壱岐の島ホール
(ハイブリッド開催,主:現地開催,副:オンライン開催)
RISC-Vプロセッサのためのベクトル拡張と同時マルチスレッディングの融合
田中秀太朗高田勝悟中條拓伯東京農工大CPSY2023-43 DC2023-109
ベクトルアーキテクチャでは命令列のチェイニングにより並列実行が可能だが,単一の命令流ではベクトル機能ユニットの使用率が低... [more] CPSY2023-43 DC2023-109
pp.29-34
RECONF 2023-09-14
16:20
東京 東京農工大学 小金井キャンパス
(ハイブリッド開催,主:現地開催,副:オンライン開催)
組み込みAI処理のためのRISC-Vベクタ拡張と同時マルチスレッディング(SMT)の融合
田中秀太朗高田勝悟中條拓伯東京農工大RECONF2023-22
本稿では,主に組み込み機器を想定し,データレベル並列性を抽出するRISC-Vベクタ拡張と,複数スレッドを1コア上で同時に... [more] RECONF2023-22
pp.13-14
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB, IPSJ-ARC
(共催)
(連催) [詳細]
2022-03-11
14:30
ONLINE オンライン開催 Fluidスケジューリングを用いた高効率なMixed Criticalityシステム
八島幸祐山﨑信行慶大CPSY2021-64 DC2021-98
近年のリアルタイムシステムでは,実行時間が状況に応じて変化するタスクを扱う必要がある.
Mixed Criticali... [more]
CPSY2021-64 DC2021-98
pp.115-119
VLD, DC, IPSJ-SLDM, IPSJ-EMB
(連催)
CPSY, IPSJ-ARC
(連催)
ICD, IE
(共催)
RECONF
(併催) [詳細]
2019-11-15
16:10
愛媛 愛媛県男女共同参画センター 割込み起床機構を用いた低遅延割込み処理機構
和田 涼山﨑信行慶大CPSY2019-50
近年,組込みリアルタイムシステムは複雑さを増し,非周期タスクと周期タスクの両方を処理できることが求められる.I/O等の機... [more] CPSY2019-50
pp.71-76
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB, IPSJ-ARC
(共催)
(連催) [詳細]
2019-03-17
15:50
鹿児島 西之表市民会館(種子島) IPC制御を用いたSMTプロセッサ向けRT-VFS手法
鈴木宏海井出陽介塚原悠太山﨑信行慶大CPSY2018-106 DC2018-88
組込みリアルタイムシステムはリアルタイム性の維持のみならず,消費電力を削減することが要求されている.本研究ではSimul... [more] CPSY2018-106 DC2018-88
pp.161-166
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2012-01-25
13:55
神奈川 慶応義塾大学 日吉キャンパス 優先度付きSMTプロセッサにおけるリアルタイム処理用IPC制御機構
金田健佑松本康平山崎信行慶大VLD2011-97 CPSY2011-60 RECONF2011-56
同時に複数のスレッドを実行するSMTプロセッサはトータルスループットを高めることが可能であるが,スレッド間の干渉等が原因... [more] VLD2011-97 CPSY2011-60 RECONF2011-56
pp.37-42
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2012-01-25
14:20
神奈川 慶応義塾大学 日吉キャンパス ITRON仕様OSのマルチスレッドプロセッサ拡張
上田陸平藤井 啓千代浩之松谷宏紀山崎信行慶大VLD2011-98 CPSY2011-61 RECONF2011-57
近年では組込みシステムの高機能化にともない,リアルタイム性に加えシステム全体の高スループット化が求められる.Respon... [more] VLD2011-98 CPSY2011-61 RECONF2011-57
pp.43-48
CPSY 2008-12-18
13:15
京都 京都リサーチパーク [特別招待講演]3wayから9Nwayに至る最近のVLIW研究紹介
中島康彦奈良先端大CPSY2008-48
VLIWは当初,水平型マイクロ命令を直接実行するハードウェア構成として登場し,その後のコンパイラ技術の向上に伴って機械語... [more] CPSY2008-48
pp.31-36
RECONF 2005-05-12
11:00
京都 京都大学 FPGAを用いたSMTプロセッサの実現と再構成可能キャッシュメモリの検討
小笠原嘉泰東京農工大)・加藤義人東京農工大/ソニー)・大和仁典東京農工大/東芝)・佐藤未来子笹田耕一内倉 要並木美太郎中條拓伯東京農工大
近年,FPGAの高速化,集積度の増加により,大規模なプロセッサを実装するこ
とが可能となった.マルチスレッドプロセッサ... [more]
RECONF2005-4
pp.19-24
 9件中 1~9件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会