研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
CPSY, DC (共催) IPSJ-ARC (連催) [詳細] |
2022-07-28 13:30 |
山口 |
海峡メッセ下関 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
RISC-V MPおよびSLM再構成ロジックを混載した「SLMLET」チップの予備評価 ○矢内洋祐(慶大)・小島拓也(東大)・奥原 颯(シンガポール国立大)・天野英晴(慶大)・飯田全広(熊本大) CPSY2022-8 DC2022-8 |
近年、IoTエッジデバイスにおける処理能力の更なる向上が進んでいる。そこで、FPGAとCPUの混載SoCというソリューシ... [more] |
CPSY2022-8 DC2022-8 pp.41-46 |
VLD, DC, IPSJ-SLDM, IPSJ-EMB (連催) CPSY, IPSJ-ARC (連催) CPM, ICD, IE (共催) RECONF (併催) [詳細] |
2018-12-06 09:00 |
広島 |
サテライトキャンパスひろしま |
Resources Utilization of Fine-grained Overlay Architecture ○Theingi Myint(Kumamoto)・Qian Zhao(Kyutech)・Motoki Amagasaki・Masahiro Iida・Toshinori Sueyoshi(Kumamoto) RECONF2018-37 |
[more] |
RECONF2018-37 pp.15-20 |
DC |
2018-02-20 16:10 |
東京 |
機械振興会館 |
メモリベース再構成デバイスMRLDにおけるブリッジ接続故障のテスト方法 ○王 森レイ・小川達也・樋上喜信・高橋 寛(愛媛大)・佐藤正幸・勝 満徳(TRL)・関口象一(太陽誘電) DC2017-87 |
MRLD とは、メモリ機能も備える新しい再構成可能論理デバイスである。MRLD の基本要素となるMLUT(Multipl... [more] |
DC2017-87 pp.61-66 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-19 11:05 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
ビアスイッチ向けプログラマブルロジック0-1-A-~A LUTの電力効率について ○夏原明日香・今川隆司・越智裕之(立命館大) VLD2017-80 CPSY2017-124 RECONF2017-68 |
本稿では,ビアスイッチと呼ばれるナノデバイスを用いたプログラマブルロジックである0-1-$A$-$overline{A}... [more] |
VLD2017-80 CPSY2017-124 RECONF2017-68 pp.107-112 |
VLD, DC (共催) CPM, ICD, IE (共催) CPSY, RECONF (併催) [詳細] |
2016-11-29 10:30 |
大阪 |
立命館大学大阪いばらきキャンパス |
原子移動型スイッチを用いた小面積なプログラマブルロジックとそのための遅延最適なテクノロジマッピング手法 ○東 俊輝・越智裕之(立命館大) RECONF2016-45 |
本稿では、0-1-$A$-$overline{A}$ LUTの遅延モデルと、それを用いたマッピング手法を提案する。0-1... [more] |
RECONF2016-45 pp.29-34 |
ICD |
2013-04-12 08:30 |
茨城 |
産業技術総合研究所 つくばセンター |
[招待講演]相補型原子スイッチを用いたプログラマブルロジックでのRTL記述からの回路マッピング ○宮村 信・多田宗弘・阪本利司・伴野直樹・岡本浩一郎・井口憲幸・波田博光(超低電圧デバイス技研組合) ICD2013-12 |
低電圧プログラミングが可能な相補型原子スイッチを用いた不揮発プログラマブルセルを開発し、3x3セルアレイ規模での回路のマ... [more] |
ICD2013-12 pp.55-59 |
RECONF |
2011-05-13 11:10 |
北海道 |
北海道大学工学部B3棟 |
低消費電力アクセラレータSLD-2の実装と評価 ○伊澤麻衣・小崎信明・安田好宏・木村優之・天野英晴(慶大) RECONF2011-16 |
Silent Large Datapath (SLD) は,近年要求が高まる高性能低電力アクセラレータのための新しいアー... [more] |
RECONF2011-16 pp.91-96 |
RECONF, VLD, CPSY (共催) IPSJ-SLDM (連催) [詳細] |
2011-01-18 10:00 |
神奈川 |
慶應義塾大学日吉キャンパス |
再構成可能論理デバイスをもちいた認識制御システムの試作環境の基礎検討 ○泉 知論(立命館大) VLD2010-101 CPSY2010-56 RECONF2010-70 |
自ら認識・判断し制御する高度な機器を再構成可能論理デバイスを用いて構築するための試作環境の検討を行う。高度な画像認識アル... [more] |
VLD2010-101 CPSY2010-56 RECONF2010-70 pp.123-126 |
RECONF |
2010-09-17 09:25 |
静岡 |
静岡大学(工学部2号館) |
COGRE: 面積削減を目的とした少構成メモリ論理セルアーキテクチャ ○岡本康裕・一ノ宮佳裕・尼崎太樹・飯田全広・末吉敏則(熊本大) RECONF2010-31 |
現在,多くのFPGA(Field Programmable Gate Array)では論理セルとしてLUT(Look-U... [more] |
RECONF2010-31 pp.79-84 |
RECONF |
2010-05-14 11:45 |
長崎 |
長崎温泉 やすらぎ伊王島 (長崎市伊王島町) |
複数の異なるアプリケーションを用いたFPGAベース・リコンフィギュラブルシステム用OSの性能評価 ○児島 彰・徳永和也・弘中哲夫(広島市大) RECONF2010-14 |
リコンフィギュラブルデバイスは,ユーザが自由にハードゥエアの論理構造を設定できるデバイスである.このデバイスをプログラム... [more] |
RECONF2010-14 pp.75-80 |
ED, SDM (共催) |
2010-02-23 11:00 |
沖縄 |
沖縄県青年会館 |
GaAsナノワイヤネットワークを主体としたコンパクトな再構成可能BDD論理回路の検討 ○白鳥悠太・三浦健輔(北大)・葛西誠也(北大/JST) ED2009-208 SDM2009-205 |
半導体ナノワイヤネットワークを主体とした,再構成可能な二分決定グラフ(BDD)論理回路について述べる.この回路では,シャ... [more] |
ED2009-208 SDM2009-205 pp.71-76 |
SCE |
2009-10-20 14:30 |
東京 |
機械振興会館 |
動的に再構成可能な単一磁束量子論理ゲートの検討 ○山梨裕希・大河一郎・吉川信行(横浜国大) SCE2009-20 |
信号入力により動的に機能を変えることができる、超伝導単一磁束量子論理ゲートについて検討した。単一磁束量子回路はその高感度... [more] |
SCE2009-20 pp.19-23 |
SIS |
2009-03-05 15:45 |
東京 |
明治大学駿河台キャンパスリバティタワー |
[特別講演]FPGAの組込みメモリを活用したシステム実現 ○井口幸洋(明大) |
FPGA (Field Programmable Gate Array)は, 多数の組込みメモリを持っている. これらは... [more] |
SIS2008-80 pp.49-54 |
VLD, CPSY, RECONF, IPSJ-SLDM (共催) |
2009-01-30 15:10 |
神奈川 |
慶応義塾大学(日吉) |
粒度可変論理セルにおける算術演算向け配線アーキテクチャの一検討 ○佐藤嘉晃・趙 謙・尼崎太樹・飯田全広・末吉敏則(熊本大) VLD2008-121 CPSY2008-83 RECONF2008-85 |
リコンフィギャラブルIP(Intellectual Property)をSoC(System on a chip)に搭載... [more] |
VLD2008-121 CPSY2008-83 RECONF2008-85 pp.177-182 |
VLD, DC, IPSJ-SLDM (共催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2008-11-17 15:00 |
福岡 |
北九州学術研究都市 |
粒度可変論理セル向けローカルインタコネクト構造の提案と評価 ○井上万輝・尼崎太樹・飯田全広・末吉敏則(熊本大) RECONF2008-42 |
リコンフィギャラブルロジックデバイスは基本素子の入力粒度の違いにより,細粒度方式と粗粒度方式に大別できる.両方式は演算粒... [more] |
RECONF2008-42 pp.21-26 |
RECONF |
2008-09-26 10:30 |
岡山 |
岡山大学 |
粒度可変論理セルにおける入力粒度最適化の一検討 ○古賀正紘・三浦 大・尼崎太樹・飯田全広・末吉敏則(熊本大) RECONF2008-33 |
リコンフィギャラブルIPをSoC設計に用いることで,専用回路であるASICとは異なりチップ単位での柔軟性をもたせることが... [more] |
RECONF2008-33 pp.63-68 |
RECONF |
2008-05-22 16:05 |
福島 |
会津大学 |
粒度可変論理セル向けクラスタ構造の一検討 ○井上万輝・松山和憲・佐藤嘉晃・古賀正紘・尼崎太樹・飯田全広・末吉敏則(熊本大) RECONF2008-8 |
リコンフィギャラブルロジックデバイスRLD(Reconfigurable Logic Device)は基本素子の入力粒度... [more] |
RECONF2008-8 pp.43-48 |
VLD, DC, IPSJ-SLDM (共催) CPSY, RECONF, IPSJ-ARC (併催) [詳細] |
2007-11-20 15:35 |
福岡 |
北九州国際会議場 |
粒度可変論理セルのコネクションブロック構造と多入力論理実装手法の一検討 ○松山和憲・山口良一・佐藤嘉晃・三浦 大・古賀正紘・井上万輝・尼崎太樹・飯田全広・末吉敏則(熊本大) RECONF2007-33 |
粒度可変論理セルVGLC(Variable Grain Logic Cell)はアプリケーション中の演算にあわせて
粒... [more] |
RECONF2007-33 pp.7-12 |
RECONF |
2007-05-17 16:10 |
石川 |
金沢市文化ホール |
粒度可変構造論理セル向け算術演算回路の実現 ○佐藤嘉晃・尼崎太樹・山口良一・飯田全広・末吉敏則(熊本大) RECONF2007-7 |
従来のリコンフィギャラブル・ロジックは論理セルの粒度により粗粒度方式と
細粒度方式に分類される.両方式とも演算粒度が固... [more] |
RECONF2007-7 pp.37-42 |
RCS, MoNA, WBS, SR, MW (併催) |
2007-03-09 09:20 |
神奈川 |
YRP |
リコンフィギャラブルプロセッサを用いたビタビ復号における消費電力の適応的最適化に関する研究 ○岸本有玄・春山真一郎・中川正雄(慶大) SR2006-90 |
ビタビ復号をハードウェアで実現する研究は過去に行われてきたが、拘束長の変化といった、複数の復号条件に適応させるには複数の... [more] |
SR2006-90 pp.9-13 |