お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 26件中 1~20件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
CPSY, DC
(共催)
IPSJ-ARC
(連催) [詳細]
2022-07-28
13:30
山口 海峡メッセ下関
(ハイブリッド開催,主:現地開催,副:オンライン開催)
RISC-V MPおよびSLM再構成ロジックを混載した「SLMLET」チップの予備評価
矢内洋祐慶大)・小島拓也東大)・奥原 颯シンガポール国立大)・天野英晴慶大)・飯田全広熊本大CPSY2022-8 DC2022-8
近年、IoTエッジデバイスにおける処理能力の更なる向上が進んでいる。そこで、FPGAとCPUの混載SoCというソリューシ... [more] CPSY2022-8 DC2022-8
pp.41-46
VLD, DC, IPSJ-SLDM, IPSJ-EMB
(連催)
CPSY, IPSJ-ARC
(連催)
CPM, ICD, IE
(共催)
RECONF
(併催) [詳細]
2018-12-06
09:00
広島 サテライトキャンパスひろしま Resources Utilization of Fine-grained Overlay Architecture
Theingi MyintKumamoto)・Qian ZhaoKyutech)・Motoki AmagasakiMasahiro IidaToshinori SueyoshiKumamotoRECONF2018-37
 [more] RECONF2018-37
pp.15-20
DC 2018-02-20
16:10
東京 機械振興会館 メモリベース再構成デバイスMRLDにおけるブリッジ接続故障のテスト方法
王 森レイ小川達也樋上喜信高橋 寛愛媛大)・佐藤正幸勝 満徳TRL)・関口象一太陽誘電DC2017-87
MRLD とは、メモリ機能も備える新しい再構成可能論理デバイスである。MRLD の基本要素となるMLUT(Multipl... [more] DC2017-87
pp.61-66
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-19
11:05
神奈川 慶應義塾大学 日吉キャンパス 来往舎 ビアスイッチ向けプログラマブルロジック0-1-A-~A LUTの電力効率について
夏原明日香今川隆司越智裕之立命館大VLD2017-80 CPSY2017-124 RECONF2017-68
本稿では,ビアスイッチと呼ばれるナノデバイスを用いたプログラマブルロジックである0-1-$A$-$overline{A}... [more] VLD2017-80 CPSY2017-124 RECONF2017-68
pp.107-112
VLD, DC
(共催)
CPM, ICD, IE
(共催)
CPSY, RECONF
(併催) [詳細]
2016-11-29
10:30
大阪 立命館大学大阪いばらきキャンパス 原子移動型スイッチを用いた小面積なプログラマブルロジックとそのための遅延最適なテクノロジマッピング手法
東 俊輝越智裕之立命館大RECONF2016-45
本稿では、0-1-$A$-$overline{A}$ LUTの遅延モデルと、それを用いたマッピング手法を提案する。0-1... [more] RECONF2016-45
pp.29-34
ICD 2013-04-12
08:30
茨城 産業技術総合研究所 つくばセンター [招待講演]相補型原子スイッチを用いたプログラマブルロジックでのRTL記述からの回路マッピング
宮村 信多田宗弘阪本利司伴野直樹岡本浩一郎井口憲幸波田博光超低電圧デバイス技研組合ICD2013-12
低電圧プログラミングが可能な相補型原子スイッチを用いた不揮発プログラマブルセルを開発し、3x3セルアレイ規模での回路のマ... [more] ICD2013-12
pp.55-59
RECONF 2011-05-13
11:10
北海道 北海道大学工学部B3棟 低消費電力アクセラレータSLD-2の実装と評価
伊澤麻衣小崎信明安田好宏木村優之天野英晴慶大RECONF2011-16
Silent Large Datapath (SLD) は,近年要求が高まる高性能低電力アクセラレータのための新しいアー... [more] RECONF2011-16
pp.91-96
RECONF, VLD, CPSY
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-01-18
10:00
神奈川 慶應義塾大学日吉キャンパス 再構成可能論理デバイスをもちいた認識制御システムの試作環境の基礎検討
泉 知論立命館大VLD2010-101 CPSY2010-56 RECONF2010-70
自ら認識・判断し制御する高度な機器を再構成可能論理デバイスを用いて構築するための試作環境の検討を行う。高度な画像認識アル... [more] VLD2010-101 CPSY2010-56 RECONF2010-70
pp.123-126
RECONF 2010-09-17
09:25
静岡 静岡大学(工学部2号館) COGRE: 面積削減を目的とした少構成メモリ論理セルアーキテクチャ
岡本康裕一ノ宮佳裕尼崎太樹飯田全広末吉敏則熊本大RECONF2010-31
現在,多くのFPGA(Field Programmable Gate Array)では論理セルとしてLUT(Look-U... [more] RECONF2010-31
pp.79-84
RECONF 2010-05-14
11:45
長崎 長崎温泉 やすらぎ伊王島 (長崎市伊王島町) 複数の異なるアプリケーションを用いたFPGAベース・リコンフィギュラブルシステム用OSの性能評価
児島 彰徳永和也弘中哲夫広島市大RECONF2010-14
リコンフィギュラブルデバイスは,ユーザが自由にハードゥエアの論理構造を設定できるデバイスである.このデバイスをプログラム... [more] RECONF2010-14
pp.75-80
ED, SDM
(共催)
2010-02-23
11:00
沖縄 沖縄県青年会館 GaAsナノワイヤネットワークを主体としたコンパクトな再構成可能BDD論理回路の検討
白鳥悠太三浦健輔北大)・葛西誠也北大/JSTED2009-208 SDM2009-205
半導体ナノワイヤネットワークを主体とした,再構成可能な二分決定グラフ(BDD)論理回路について述べる.この回路では,シャ... [more] ED2009-208 SDM2009-205
pp.71-76
SCE 2009-10-20
14:30
東京 機械振興会館 動的に再構成可能な単一磁束量子論理ゲートの検討
山梨裕希大河一郎吉川信行横浜国大SCE2009-20
信号入力により動的に機能を変えることができる、超伝導単一磁束量子論理ゲートについて検討した。単一磁束量子回路はその高感度... [more] SCE2009-20
pp.19-23
SIS 2009-03-05
15:45
東京 明治大学駿河台キャンパスリバティタワー [特別講演]FPGAの組込みメモリを活用したシステム実現
井口幸洋明大
FPGA (Field Programmable Gate Array)は, 多数の組込みメモリを持っている. これらは... [more] SIS2008-80
pp.49-54
VLD, CPSY, RECONF, IPSJ-SLDM
(共催)
2009-01-30
15:10
神奈川 慶応義塾大学(日吉) 粒度可変論理セルにおける算術演算向け配線アーキテクチャの一検討
佐藤嘉晃趙 謙尼崎太樹飯田全広末吉敏則熊本大VLD2008-121 CPSY2008-83 RECONF2008-85
リコンフィギャラブルIP(Intellectual Property)をSoC(System on a chip)に搭載... [more] VLD2008-121 CPSY2008-83 RECONF2008-85
pp.177-182
VLD, DC, IPSJ-SLDM
(共催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2008-11-17
15:00
福岡 北九州学術研究都市 粒度可変論理セル向けローカルインタコネクト構造の提案と評価
井上万輝尼崎太樹飯田全広末吉敏則熊本大RECONF2008-42
リコンフィギャラブルロジックデバイスは基本素子の入力粒度の違いにより,細粒度方式と粗粒度方式に大別できる.両方式は演算粒... [more] RECONF2008-42
pp.21-26
RECONF 2008-09-26
10:30
岡山 岡山大学 粒度可変論理セルにおける入力粒度最適化の一検討
古賀正紘三浦 大尼崎太樹飯田全広末吉敏則熊本大RECONF2008-33
リコンフィギャラブルIPをSoC設計に用いることで,専用回路であるASICとは異なりチップ単位での柔軟性をもたせることが... [more] RECONF2008-33
pp.63-68
RECONF 2008-05-22
16:05
福島 会津大学 粒度可変論理セル向けクラスタ構造の一検討
井上万輝松山和憲佐藤嘉晃古賀正紘尼崎太樹飯田全広末吉敏則熊本大RECONF2008-8
リコンフィギャラブルロジックデバイスRLD(Reconfigurable Logic Device)は基本素子の入力粒度... [more] RECONF2008-8
pp.43-48
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
15:35
福岡 北九州国際会議場 粒度可変論理セルのコネクションブロック構造と多入力論理実装手法の一検討
松山和憲山口良一佐藤嘉晃三浦 大古賀正紘井上万輝尼崎太樹飯田全広末吉敏則熊本大RECONF2007-33
粒度可変論理セルVGLC(Variable Grain Logic Cell)はアプリケーション中の演算にあわせて
粒... [more]
RECONF2007-33
pp.7-12
RECONF 2007-05-17
16:10
石川 金沢市文化ホール 粒度可変構造論理セル向け算術演算回路の実現
佐藤嘉晃尼崎太樹山口良一飯田全広末吉敏則熊本大RECONF2007-7
従来のリコンフィギャラブル・ロジックは論理セルの粒度により粗粒度方式と
細粒度方式に分類される.両方式とも演算粒度が固... [more]
RECONF2007-7
pp.37-42
RCS, MoNA, WBS, SR, MW
(併催)
2007-03-09
09:20
神奈川 YRP リコンフィギャラブルプロセッサを用いたビタビ復号における消費電力の適応的最適化に関する研究
岸本有玄春山真一郎中川正雄慶大SR2006-90
ビタビ復号をハードウェアで実現する研究は過去に行われてきたが、拘束長の変化といった、複数の復号条件に適応させるには複数の... [more] SR2006-90
pp.9-13
 26件中 1~20件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会