電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
技報オンライン
‥‥ (ESS/通ソ/エレソ/ISS)
技報アーカイブ
‥‥ (エレソ/通ソ)
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 9件中 1~9件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM, IPSJ-ARC
(共催)
(連催) [詳細]
2016-01-20
16:35
神奈川 慶應義塾大学 日吉キャンパス PEACH3の通信性能評価
金田隆大鶴田千晴慶大)・塙 敏博東大)・天野英晴慶大VLD2015-96 CPSY2015-128 RECONF2015-78
近年,グラフィックプロセッサ(Graphic Processing Unit,以下GPU)の一般目的への利用(Gener... [more] VLD2015-96 CPSY2015-128 RECONF2015-78
pp.155-160
ICD, SDM
(共催)
2014-08-04
10:50
北海道 北海道大学 情報教育館(札幌市) 2GHz CPUと低電力1GHz CPUを有する28nm High-k/MGプロセスを用いたヘテロジーニアス型マルチコアモバイルアプリケーションプロセッサ
五十嵐満彦植村俊文森 涼岸部浩司谷口正明若原康平齋藤俊治藤ヶ谷誠希福岡一樹新居浩二片岡 健服部俊洋ルネサス エレクトロニクスSDM2014-64 ICD2014-33
本誌は我々のヘテロジーニアスクアッド/オクタ-コア構成のモバイルアプリケーションプロセッサ(AP)に搭載したパワーマネー... [more] SDM2014-64 ICD2014-33
pp.11-16
RECONF 2012-05-29
17:35
沖縄 沖縄県男女共同参画センター ヘテロジニアスマルチコアプロセッサ向けアプリケーション開発
小泉佑介佐々木瑛一天野英晴慶大)・坂本龍一並木美太郎東京農工大RECONF2012-16
本論文では,単一のCPUと複数のアクセラレータを搭載したヘテロジニアスマルチコアプロセッサ向けのアプリケーション開発につ... [more] RECONF2012-16
pp.89-94
ICD, IE, SIP
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-10-25
13:30
宮城 一の坊(仙台) MIMD演算器アレイ型動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのFPGAプラットフォーム
武井康浩ハシタ ムトゥマラ ウィシディスーリヤ張山昌論亀山充隆東北大SIP2011-73 ICD2011-76 IE2011-72
メディア処理から高性能計算までカバーできるエネルギー効率のよいアーキテクチャとして,CPUとアクセラレータを組み合わせた... [more] SIP2011-73 ICD2011-76 IE2011-72
pp.73-76
VLD 2010-09-27
14:25
京都 京都工繊大 60周年記念館 ヘテロジニアスマルチコアプロセッサのためのアルゴリズム変換を考慮したアクセラレータセントリックなタスク割り当て
張山昌論ウッデヤスーリヤ ハシタ ムトゥマラ亀山充隆東北大VLD2010-43
CPUコアとアクセラレータコアを組み合わせたヘテロジニアスマルチコアプロセッサでは異種のプロセッサの利用により全体の性能... [more] VLD2010-43
pp.7-12
ICD, IPSJ-ARC, IPSJ-EMB
(共催)
2009-01-14
11:15
大阪 松心会館(大阪) メディアアプリーケーションを用いた並列化コンパイラ協調型ヘテロジニアスマルチコアアーキテクチャのシミュレーション評価
神山輝壮和田康孝林 明宏間瀬正啓中野啓史渡辺岳志木村啓二笠原博徳早大
本稿では,汎用プロセッサコアに加え複数のアクセラレータを1チップ上に集積したヘテロジニアスマルチコアアーキテクチャと,そ... [more] ICD2008-140
pp.63-68
ICD, IPSJ-ARC
(共催)
2008-05-14
09:30
東京 日立中央研究所 9つのCPUと2つのマトリクスプロセッサを搭載したヘテロジニアス・マルチコアSoCの開発と評価
中島雅美石見幸一奥村直人桝井規雄山本 治近藤弘郁ルネサステクノロジICD2008-26
高性能・低消費電力が要求される様々なアプリケーション(認識,推論,計測,制御,セキュリティなど)に対応するためのマルチコ... [more] ICD2008-26
pp.45-50
ICD, SDM
(共催)
2007-08-23
08:30
北海道 北見工業大学 9つのCPUと2つのマトリクスプロセッサを搭載したマルチコアSoCの開発
中島雅美石見幸一藤原隼人石田一哉奥村直人桝井規雄近藤弘郁ルネサステクノロジSDM2007-141 ICD2007-69
認識,推論,計測,制御などのアプリケーションのためのマルチコアSoCを開発した.本SoCで採用した9つのCPUと2つのマ... [more] SDM2007-141 ICD2007-69
pp.1-4
ICD, SDM
(共催)
2007-08-23
09:20
北海道 北見工業大学 54倍速AACエンコードを実現するヘテロジニアスマルチコアアーキテクチャの検討
鹿野裕明日立/早大)・伊藤雅樹戸高貴司津野田賢伸兒玉征之小野内雅文内山邦男日立)・小高俊彦日立/早大)・亀井達也永濱 衛草桶 学新田祐介ルネサステクノロジ)・和田康孝木村啓二笠原博徳早大SDM2007-143 ICD2007-71
汎用プロセッサ(CPU) コアとアクセラレータ(ACC) コアを複数個集積したヘテロジニアスマルチコアプロセッサ(HMC... [more] SDM2007-143 ICD2007-71
pp.11-16
 9件中 1~9件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.
(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会