お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 14件中 1~14件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
SCE 2019-01-23
13:30
東京 機械振興会館 単一磁束量子ゲートレベルパイプラインマイクロプロセッサに向けた30GHzデータパスの開発
長岡一起名大)・畑中湧貴三菱電機)・松井裕一名大)・石田浩貴九大)・田中雅光佐野京佑山下太郎名大)・小野貴継井上弘士九大)・藤巻 朗名大SCE2018-30
我々はCMOSマイクロプロセッサを凌駕する高スループットを実現することを目的として、単一磁束量子(SFQ)マイクロプロセ... [more] SCE2018-30
pp.29-34
SCE 2017-10-05
11:15
宮城 東北大学 断熱型磁束量子パラメトロンを用いた2次元超伝導検出器アレイ読み出し用パラレルーシリアル変換回路の提案
知名史博竹内尚輝山梨裕希吉川信行横浜国大SCE2017-29
古典的計算機システムでは困難な演算を可能とする超伝導量子ビットや、量子光学・量子暗号通信等での応用が期待される超伝導検出... [more] SCE2017-29
pp.41-46
SCE 2017-08-09
14:35
愛知 名古屋大学(東山キャンパス) 単一磁束量子ゲートレベルパイプラインマイクロプロセッサに向けた要素回路設計
畑中湧貴松井裕一田中雅光佐野京佑藤巻 朗名大)・石田浩貴小野貴継井上弘士九大SCE2017-17
我々は CMOS マイクロプロセッサの性能を凌駕することを最終目的とし、高スループットな単一磁束 量子(RSFQ)マイク... [more] SCE2017-17
pp.37-42
CPSY, DC, IPSJ-ARC
(連催)
RECONF
(併催) [詳細]
2017-05-22
17:10
北海道 登別温泉第一滝本館 任意精度演算可能なビットシリアル演算器の提案
三浦巴慎尼崎太樹飯田全広久我守弘末吉敏則熊本大RECONF2017-8
本論文では任意精度演算可能なビットシリアル演算器を提案する.この演算器はグレイコードを用いるこ とにより上位ビットから ... [more] RECONF2017-8
pp.37-41
VLD, CAS, MSS, SIP
(共催)
2016-06-16
11:40
青森 弘前市立観光館 ビットシリアル型積和演算器における冗長演算の省略制御とその応用
岡本大地岡山県立大)・近藤真史川崎医療福祉大)・瀬島吉裕横川智教有本和民佐藤洋一郎岡山県立大CAS2016-7 VLD2016-13 SIP2016-41 MSS2016-7
近年,デジタル信号処理回路(DSP)を内蔵したデジタル補聴器が普及しているが,その電池寿命は数日程度に留まっているのが現... [more] CAS2016-7 VLD2016-13 SIP2016-41 MSS2016-7
pp.35-40
SCE 2016-01-21
09:55
東京 機械振興会館 SFQ論理ゲートの電流比較部の最適化による動作安定性の向上
朝倉剣太山梨裕希吉川信行横浜国大SCE2015-37
超伝導単一磁束量子(SFQ)回路は,低消費電力性,高速動作性に優れている.しかし大規模なSFQ 回路への応用を視野に入れ... [more] SCE2015-37
pp.7-10
MSS, CAS
(共催)
IPSJ-AL
(連催) [詳細]
2015-11-21
11:15
鹿児島 指宿市民会館 大会議室 負数演算機能を備えたビットシリアル積和演算器
岡本大地岡山県立大)・近藤真史川崎医療福祉大)・瀬島吉裕佐藤洋一郎横川智教有本和民岡山県立大CAS2015-58 MSS2015-32
近年,高性能な信号処理回路(DSP)を搭載したデジタル補聴器が普及しているが,DSPへの演算負荷の増大によりその電池寿命... [more] CAS2015-58 MSS2015-32
pp.115-120
SCE 2013-07-22
10:40
東京 機械振興会館地下3階2号室 10kA/cm^2プロセスを用いた2-bitビットスライス・アダーの設計と評価
高田賢介早川雄飛田中雅光藤巻 朗名大SCE2013-12
現在、様々な研究機関で単一磁束量子(Single Flux Quantum, SFQ)論理回路を用いたディジタル回路の研... [more] SCE2013-12
pp.11-16
SCE 2012-07-19
11:10
東京 機械振興会館地下3階1号室 SFQ回路を用いたビットスライス浮動小数点加算器
大桃由紀雄成瀬遥平京大)・鬼頭信貴中京大)・高木直史高木一義京大SCE2012-11
単一磁束量子(SFQ)回路は低消費電力性,高速動作性に優れる.
現在,高性能コンピュータ用のSFQによる実現に適した演... [more]
SCE2012-11
pp.13-17
RECONF 2009-09-18
09:00
栃木 宇都宮大学 ビットシリアル演算器を用いた再構成型プロセッサDS-HIEにおけるデータフロー生成の最適化手法の提案
西永康弘梅田賢一谷川一哉弘中哲夫広島市大RECONF2009-28
我々の研究室ではビットシリアル演算器を用いた再構成型プロセッサDS-HIEを開発している.ビットシリアル演算方式では演算... [more] RECONF2009-28
pp.55-60
RECONF 2009-09-18
09:25
栃木 宇都宮大学 再構成型プロセッサDS-HIEにおける入出力データ転送機構の検討
梅田賢一西永康弘谷川一哉弘中哲夫広島市大RECONF2009-29
本研究室ではビットシリアル演算を導入した再構成型プロセッサDS-HIEを開発している.ビットシリアル演算はビットパラレル... [more] RECONF2009-29
pp.61-66
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
16:25
福岡 北九州国際会議場 ディジットシリアル演算器を用いたFIRフィルタの設計と初期評価
山辺裕樹谷川一哉弘中哲夫広島市大VLD2007-81 DC2007-36
FIRフィルタを従来手法であるパラレル演算器を用いて設計した場合,フィルタ長や演算ビット幅を大きくするとハードウェア資源... [more] VLD2007-81 DC2007-36
pp.67-72
VLD, IPSJ-SLDM
(共催)
2007-05-11
11:20
京都 京大会館 楕円曲線暗号に適したGF(2m)上のSIMD型MSD乗算器の設計
奈良竜太清水一範小原俊逸戸川 望柳澤政生大附辰夫早大VLD2007-11
楕円曲線暗号ハードウェアを実装する場合,用途に合わせて複数の鍵長を処理することが求められる.Digit-serial乗算... [more] VLD2007-11
pp.25-29
SCE 2007-01-26
10:55
東京 超電導工学研究所(東雲) SFQ理論回路を用いた4-bビット・スライス・アダーの設計
朴 熙中山梨裕希吉川信行横浜国大)・田中雅光藤巻 朗名大)・寺井弘高NICT)・萬 伸一NEC
現在、様々な研究機関でSFQ論理回路を用いたディジタル回路の研究が行われている。その中で、我々はマイクロプロセッサの研究... [more] SCE2006-32
pp.13-18
 14件中 1~14件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会