お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 81件中 1~20件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB, IPSJ-ARC
(共催)
(連催) [詳細]
2022-03-11
14:50
ONLINE オンライン開催 遺伝的アルゴリズムを用いたCGRA向けソフトウェアパイプラインスケジューリング手法
中川雅人小島拓也高瀬英希中村 宏東大CPSY2021-65 DC2021-99
粗粒度再構成可能アーキテクチャCGRA (Coarse-Grained Reconfigurable Architectu... [more] CPSY2021-65 DC2021-99
pp.120-125
RECONF 2020-05-28
11:10
ONLINE オンライン開催 FPGAの動的再構成機能を用いた省電力パーティクルフィルタの検討
今村優太福井頌太眞邉泰斗柴田裕一郎長崎大RECONF2020-2
本論文では, 動的再構成を用いてパーティクル数を動的に変更する省電力パーティクルフィルタのFPGA実装について議論する.... [more] RECONF2020-2
pp.7-12
IPSJ-SLDM, IPSJ-ARC
(共催)
RECONF, VLD, CPSY
(共催)
(連催) [詳細]
2019-01-31
09:30
神奈川 慶応義塾大学 日吉キャンパス 来往舎 FiCSW上での部分再構成の評価
山倉美穂畔上佳太武者千嵯天野英晴慶大VLD2018-82 CPSY2018-92 RECONF2018-56
FiC(Flow-in-Cloud)は安価でスケーラブルな性能をクラウド内で実現するマルチFPGAシステムである.FiC... [more] VLD2018-82 CPSY2018-92 RECONF2018-56
pp.59-64
RECONF 2018-05-24
11:20
東京 ゲートシティ大崎 B1ルームD 高位合成で実装したハードウェア・ソフトウェアの動的再構成による障害発生時の処理継続技術
酒田輝昭広津鉄平日立RECONF2018-3
高信頼が要求されるシステムの一部で障害が発生しても必要動作を継続するアーキテクチャを開発した。本研究ではプラグマを含む共... [more] RECONF2018-3
pp.13-18
ASN 2017-05-25
11:15
東京 東大 生産技術研究所 動的再構成デバイスを用いたセンサネットワークシステムの開発
横田裕介日本女子大ASN2017-4
センサノードの開発において,ノード稼働中の動作変更は重要な機能の一つである.従来は主にソフトウェアレベルでの動作変更につ... [more] ASN2017-4
pp.19-22
CPSY, DC, IPSJ-ARC
(連催)
RECONF
(併催) [詳細]
2017-05-22
14:00
北海道 登別温泉第一滝本館 動的再構成ハードウェアアーキテクチャを活かしたCNNの実装と評価
植松瞭太廣瀬一俊安藤洸太折茂健太郎植吉晃大高前田伸也池辺将之浅井哲也本村真人北大RECONF2017-1
動的再構成ハードウェアアーキテクチャの一種であるDRPを用いて畳み込みニューラルネットワーク(CNN)のアクセラレーショ... [more] RECONF2017-1
pp.1-6
IN, NV
(併催)
2015-07-16
13:00
北海道 北海道大学 動的再構成可能なP2PストリーミングネットワークのSDNによる実現
柴崎 良松本倫子吉田紀彦埼玉大IN2015-23
P2P ストリーミングネットワークでは,ノードの参加・離脱により不均衡なネットワークが構成され,コンテンツの配信効率が低... [more] IN2015-23
pp.1-6
IN, NV
(併催)
2015-07-16
14:50
北海道 北海道大学 P2PストリーミングネットワークのNetwork Motifsを用いた動的再構成
小野和輝松本倫子吉田紀彦埼玉大IN2015-27
近年,P2P を通信モデルとして採用した「P2P ストリーミングネットワーク」が耐故障性や負荷分散といった特徴から注目を... [more] IN2015-27
pp.25-30
RECONF 2014-06-12
09:00
宮城 片平さくらホール 動的再構成可能なアナログ・デジタル混合フィルタ ~ 音響診断への応用 ~
中原啓貴吉田秀樹鹿児島大)・笹尾 勤明大)・三上廉司三上設計コンサルティングRECONF2014-2
可聴帯域蝸牛器官フィルタバンクは音響診断装置に応用できる.
しかし, 蝸牛器官フィルタバンクを率直にFIRフィルタで実... [more]
RECONF2014-2
pp.5-10
CPSY, RECONF, VLD
(共催)
IPSJ-SLDM
(連催) [詳細]
2014-01-29
10:25
神奈川 慶応義塾大学 日吉キャンパス 動的再構成プロセッサMuCCRA-4 の実装
片桐 徹天野英晴慶大VLD2013-122 CPSY2013-93 RECONF2013-76
動的再構成プロセッサ(DRPA:Dynamically Reconfigurable Processor Array)
... [more]
VLD2013-122 CPSY2013-93 RECONF2013-76
pp.119-124
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2013-11-28
11:05
鹿児島 鹿児島県文化センター [招待講演]VLSIの信頼性を向上させる再構成可能アーキテクチャ
尾上孝雄橋本昌宜阪大)・密山幸男高知工科大)・Dawood Alnajjar郡浦宏明阪大VLD2013-87 CPM2013-122 ICD2013-99 CPSY2013-63 DC2013-53 RECONF2013-51
近年,VLSIの正常動作を保証する信頼性確保が,医療,金融,航空宇宙などの,いわゆるミッション・クリティカルな応用分野で... [more] VLD2013-87 CPM2013-122 ICD2013-99 CPSY2013-63 DC2013-53 RECONF2013-51
p.183(VLD), p.81(CPM), p.81(ICD), p.27(CPSY), p.183(DC), p.69(RECONF)
RECONF 2013-05-20
16:25
高知 高知県民文化ホール 動的再構成プロセッサの高速化
片桐 徹天野英晴慶大RECONF2013-5
動的再構成プロセッサにおいて高い処理性能が必要とされる場合,演算要素であるPEの数を増やす方法が一般的である.しかし,実... [more] RECONF2013-5
pp.25-30
RECONF 2013-05-20
17:40
高知 高知県民文化ホール 動作合成に対応した信頼性可変混合粒度再構成可能アーキテクチャの検討
郡浦宏明Dawood Alnajjar阪大)・密山幸男高知工科大)・越智裕之立命館大)・今川隆司京大)・野田真一若林一敏NEC)・橋本昌宜尾上孝雄阪大RECONF2013-8
本稿では,C ベース動作合成に対応した信頼性可変混合粒度再構成可能アーキテクチャを提案する.提案アーキテクチャは,細粒度... [more] RECONF2013-8
pp.41-46
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-27
17:00
福岡 九州大学百年講堂 [基調講演]動的再構成プロセッサ(DRP)技術の現状と今後の展望
本村真人北大)・古田浩一朗粟島 亨志田靖斉ルネサス エレクトロニクスVLD2012-87 CPM2012-117 ICD2012-81 CPSY2012-55 DC2012-53 RECONF2012-49
DRPは、(1)小規模なプロセッサとメモリを2次元アレイ状に配置して自在にデータの処理・受け渡し・格納を可能にしたアーキ... [more] VLD2012-87 CPM2012-117 ICD2012-81 CPSY2012-55 DC2012-53 RECONF2012-49
p.163(VLD), p.29(CPM), p.29(ICD), p.45(CPSY), p.163(DC), p.15(RECONF)
RECONF 2012-09-18
10:20
滋賀 立命館大学 びわこくさつキャンパス エポック立命21 動的再構成可能回路におけるJPEGエンコーダ設計改良とその評価
澤野 肇荒木統行神戸尚志近畿大RECONF2012-26
動的再構成可能デバイスは、再構成技術により、限られた面積で複雑な機能を実現でき、容易に修正や拡張を行うことができるデバイ... [more] RECONF2012-26
pp.13-18
RECONF 2012-05-29
10:35
沖縄 沖縄県男女共同参画センター 動的再構成プロセッサアレイMuCCRA-3のメモリコントローラの研究
片桐 徹弘中和衛天野英晴慶大RECONF2012-4
動的再構成プロセッサアレイにおいて高い性能を発揮するには,PEを有効に活用することが必要となる.しかし,我々の研究開発し... [more] RECONF2012-4
pp.19-24
RECONF 2012-05-29
16:45
沖縄 沖縄県男女共同参画センター 高位合成によるSTPエンジン及びFPGAへのAES/ADPCMの実装と評価
石田薫史柴田誠也安藤友樹本田晋也高田広章枝廣正人名大RECONF2012-14
SoCの専用ハードウェアの代替技術として注目を集める再構成技術の性能を確かめるため,動的再構成ハードウェアであるSTPエ... [more] RECONF2012-14
pp.77-82
ICD, IE, SIP
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-10-24
14:45
宮城 一の坊(仙台) レジスタトランスファレベルパケット転送に基づく動的再構成VLSIプロセッサアーキテクチャ
藤岡与周八戸工大)・瀧沢 翔亀山充隆東北大SIP2011-64 ICD2011-67 IE2011-63
動的再構成VLSIプロセッサのコンフィグレーションメモリ容量のサイズを大幅に減少するために,レジスタトランスファレベルパ... [more] SIP2011-64 ICD2011-67 IE2011-63
pp.13-18
ICD, IE, SIP
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-10-25
13:30
宮城 一の坊(仙台) MIMD演算器アレイ型動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのFPGAプラットフォーム
武井康浩ハシタ ムトゥマラ ウィシディスーリヤ張山昌論亀山充隆東北大SIP2011-73 ICD2011-76 IE2011-72
メディア処理から高性能計算までカバーできるエネルギー効率のよいアーキテクチャとして,CPUとアクセラレータを組み合わせた... [more] SIP2011-73 ICD2011-76 IE2011-72
pp.73-76
ICD, IE, SIP
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-10-25
13:55
宮城 一の坊(仙台) 動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのためのデータ転送最小化指向メモリアロケーション
大林洋介ハシタ ムトゥマラ ウィシディスーリヤ張山昌論亀山充隆東北大SIP2011-74 ICD2011-77 IE2011-73
低消費電力ヘテロジニアスマルチコアプロセッサ上のアクセラレータコアは,データアクセス速度の向上と並列アクセスを可能にする... [more] SIP2011-74 ICD2011-77 IE2011-73
pp.77-82
 81件中 1~20件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会