研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
CPSY, DC (共催) IPSJ-SLDM, IPSJ-EMB, IPSJ-ARC (共催) (連催) [詳細] |
2022-03-11 14:50 |
ONLINE |
オンライン開催 |
遺伝的アルゴリズムを用いたCGRA向けソフトウェアパイプラインスケジューリング手法 ○中川雅人・小島拓也・高瀬英希・中村 宏(東大) CPSY2021-65 DC2021-99 |
粗粒度再構成可能アーキテクチャCGRA (Coarse-Grained Reconfigurable Architectu... [more] |
CPSY2021-65 DC2021-99 pp.120-125 |
RECONF |
2020-05-28 11:10 |
ONLINE |
オンライン開催 |
FPGAの動的再構成機能を用いた省電力パーティクルフィルタの検討 ○今村優太・福井頌太・眞邉泰斗・柴田裕一郎(長崎大) RECONF2020-2 |
本論文では, 動的再構成を用いてパーティクル数を動的に変更する省電力パーティクルフィルタのFPGA実装について議論する.... [more] |
RECONF2020-2 pp.7-12 |
IPSJ-SLDM, IPSJ-ARC (共催) RECONF, VLD, CPSY (共催) (連催) [詳細] |
2019-01-31 09:30 |
神奈川 |
慶応義塾大学 日吉キャンパス 来往舎 |
FiCSW上での部分再構成の評価 ○山倉美穂・畔上佳太・武者千嵯・天野英晴(慶大) VLD2018-82 CPSY2018-92 RECONF2018-56 |
FiC(Flow-in-Cloud)は安価でスケーラブルな性能をクラウド内で実現するマルチFPGAシステムである.FiC... [more] |
VLD2018-82 CPSY2018-92 RECONF2018-56 pp.59-64 |
RECONF |
2018-05-24 11:20 |
東京 |
ゲートシティ大崎 B1ルームD |
高位合成で実装したハードウェア・ソフトウェアの動的再構成による障害発生時の処理継続技術 ○酒田輝昭・広津鉄平(日立) RECONF2018-3 |
高信頼が要求されるシステムの一部で障害が発生しても必要動作を継続するアーキテクチャを開発した。本研究ではプラグマを含む共... [more] |
RECONF2018-3 pp.13-18 |
ASN |
2017-05-25 11:15 |
東京 |
東大 生産技術研究所 |
動的再構成デバイスを用いたセンサネットワークシステムの開発 ○横田裕介(日本女子大) ASN2017-4 |
センサノードの開発において,ノード稼働中の動作変更は重要な機能の一つである.従来は主にソフトウェアレベルでの動作変更につ... [more] |
ASN2017-4 pp.19-22 |
CPSY, DC, IPSJ-ARC (連催) RECONF (併催) [詳細] |
2017-05-22 14:00 |
北海道 |
登別温泉第一滝本館 |
動的再構成ハードウェアアーキテクチャを活かしたCNNの実装と評価 ○植松瞭太・廣瀬一俊・安藤洸太・折茂健太郎・植吉晃大・高前田伸也・池辺将之・浅井哲也・本村真人(北大) RECONF2017-1 |
動的再構成ハードウェアアーキテクチャの一種であるDRPを用いて畳み込みニューラルネットワーク(CNN)のアクセラレーショ... [more] |
RECONF2017-1 pp.1-6 |
IN, NV (併催) |
2015-07-16 13:00 |
北海道 |
北海道大学 |
動的再構成可能なP2PストリーミングネットワークのSDNによる実現 ○柴崎 良・松本倫子・吉田紀彦(埼玉大) IN2015-23 |
P2P ストリーミングネットワークでは,ノードの参加・離脱により不均衡なネットワークが構成され,コンテンツの配信効率が低... [more] |
IN2015-23 pp.1-6 |
IN, NV (併催) |
2015-07-16 14:50 |
北海道 |
北海道大学 |
P2PストリーミングネットワークのNetwork Motifsを用いた動的再構成 ○小野和輝・松本倫子・吉田紀彦(埼玉大) IN2015-27 |
近年,P2P を通信モデルとして採用した「P2P ストリーミングネットワーク」が耐故障性や負荷分散といった特徴から注目を... [more] |
IN2015-27 pp.25-30 |
RECONF |
2014-06-12 09:00 |
宮城 |
片平さくらホール |
動的再構成可能なアナログ・デジタル混合フィルタ ~ 音響診断への応用 ~ ○中原啓貴・吉田秀樹(鹿児島大)・笹尾 勤(明大)・三上廉司(三上設計コンサルティング) RECONF2014-2 |
可聴帯域蝸牛器官フィルタバンクは音響診断装置に応用できる.
しかし, 蝸牛器官フィルタバンクを率直にFIRフィルタで実... [more] |
RECONF2014-2 pp.5-10 |
CPSY, RECONF, VLD (共催) IPSJ-SLDM (連催) [詳細] |
2014-01-29 10:25 |
神奈川 |
慶応義塾大学 日吉キャンパス |
動的再構成プロセッサMuCCRA-4 の実装 ○片桐 徹・天野英晴(慶大) VLD2013-122 CPSY2013-93 RECONF2013-76 |
動的再構成プロセッサ(DRPA:Dynamically Reconfigurable Processor Array)
... [more] |
VLD2013-122 CPSY2013-93 RECONF2013-76 pp.119-124 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 11:05 |
鹿児島 |
鹿児島県文化センター |
[招待講演]VLSIの信頼性を向上させる再構成可能アーキテクチャ ○尾上孝雄・橋本昌宜(阪大)・密山幸男(高知工科大)・Dawood Alnajjar・郡浦宏明(阪大) VLD2013-87 CPM2013-122 ICD2013-99 CPSY2013-63 DC2013-53 RECONF2013-51 |
近年,VLSIの正常動作を保証する信頼性確保が,医療,金融,航空宇宙などの,いわゆるミッション・クリティカルな応用分野で... [more] |
VLD2013-87 CPM2013-122 ICD2013-99 CPSY2013-63 DC2013-53 RECONF2013-51 p.183(VLD), p.81(CPM), p.81(ICD), p.27(CPSY), p.183(DC), p.69(RECONF) |
RECONF |
2013-05-20 16:25 |
高知 |
高知県民文化ホール |
動的再構成プロセッサの高速化 ○片桐 徹・天野英晴(慶大) RECONF2013-5 |
動的再構成プロセッサにおいて高い処理性能が必要とされる場合,演算要素であるPEの数を増やす方法が一般的である.しかし,実... [more] |
RECONF2013-5 pp.25-30 |
RECONF |
2013-05-20 17:40 |
高知 |
高知県民文化ホール |
動作合成に対応した信頼性可変混合粒度再構成可能アーキテクチャの検討 ○郡浦宏明・Dawood Alnajjar(阪大)・密山幸男(高知工科大)・越智裕之(立命館大)・今川隆司(京大)・野田真一・若林一敏(NEC)・橋本昌宜・尾上孝雄(阪大) RECONF2013-8 |
本稿では,C ベース動作合成に対応した信頼性可変混合粒度再構成可能アーキテクチャを提案する.提案アーキテクチャは,細粒度... [more] |
RECONF2013-8 pp.41-46 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2012-11-27 17:00 |
福岡 |
九州大学百年講堂 |
[基調講演]動的再構成プロセッサ(DRP)技術の現状と今後の展望 ○本村真人(北大)・古田浩一朗・粟島 亨・志田靖斉(ルネサス エレクトロニクス) VLD2012-87 CPM2012-117 ICD2012-81 CPSY2012-55 DC2012-53 RECONF2012-49 |
DRPは、(1)小規模なプロセッサとメモリを2次元アレイ状に配置して自在にデータの処理・受け渡し・格納を可能にしたアーキ... [more] |
VLD2012-87 CPM2012-117 ICD2012-81 CPSY2012-55 DC2012-53 RECONF2012-49 p.163(VLD), p.29(CPM), p.29(ICD), p.45(CPSY), p.163(DC), p.15(RECONF) |
RECONF |
2012-09-18 10:20 |
滋賀 |
立命館大学 びわこくさつキャンパス エポック立命21 |
動的再構成可能回路におけるJPEGエンコーダ設計改良とその評価 ○澤野 肇・荒木統行・神戸尚志(近畿大) RECONF2012-26 |
動的再構成可能デバイスは、再構成技術により、限られた面積で複雑な機能を実現でき、容易に修正や拡張を行うことができるデバイ... [more] |
RECONF2012-26 pp.13-18 |
RECONF |
2012-05-29 10:35 |
沖縄 |
沖縄県男女共同参画センター |
動的再構成プロセッサアレイMuCCRA-3のメモリコントローラの研究 ○片桐 徹・弘中和衛・天野英晴(慶大) RECONF2012-4 |
動的再構成プロセッサアレイにおいて高い性能を発揮するには,PEを有効に活用することが必要となる.しかし,我々の研究開発し... [more] |
RECONF2012-4 pp.19-24 |
RECONF |
2012-05-29 16:45 |
沖縄 |
沖縄県男女共同参画センター |
高位合成によるSTPエンジン及びFPGAへのAES/ADPCMの実装と評価 ○石田薫史・柴田誠也・安藤友樹・本田晋也・高田広章・枝廣正人(名大) RECONF2012-14 |
SoCの専用ハードウェアの代替技術として注目を集める再構成技術の性能を確かめるため,動的再構成ハードウェアであるSTPエ... [more] |
RECONF2012-14 pp.77-82 |
ICD, IE, SIP (共催) IPSJ-SLDM (連催) [詳細] |
2011-10-24 14:45 |
宮城 |
一の坊(仙台) |
レジスタトランスファレベルパケット転送に基づく動的再構成VLSIプロセッサアーキテクチャ ○藤岡与周(八戸工大)・瀧沢 翔・亀山充隆(東北大) SIP2011-64 ICD2011-67 IE2011-63 |
動的再構成VLSIプロセッサのコンフィグレーションメモリ容量のサイズを大幅に減少するために,レジスタトランスファレベルパ... [more] |
SIP2011-64 ICD2011-67 IE2011-63 pp.13-18 |
ICD, IE, SIP (共催) IPSJ-SLDM (連催) [詳細] |
2011-10-25 13:30 |
宮城 |
一の坊(仙台) |
MIMD演算器アレイ型動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのFPGAプラットフォーム ○武井康浩・ハシタ ムトゥマラ ウィシディスーリヤ・張山昌論・亀山充隆(東北大) SIP2011-73 ICD2011-76 IE2011-72 |
メディア処理から高性能計算までカバーできるエネルギー効率のよいアーキテクチャとして,CPUとアクセラレータを組み合わせた... [more] |
SIP2011-73 ICD2011-76 IE2011-72 pp.73-76 |
ICD, IE, SIP (共催) IPSJ-SLDM (連催) [詳細] |
2011-10-25 13:55 |
宮城 |
一の坊(仙台) |
動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのためのデータ転送最小化指向メモリアロケーション ○大林洋介・ハシタ ムトゥマラ ウィシディスーリヤ・張山昌論・亀山充隆(東北大) SIP2011-74 ICD2011-77 IE2011-73 |
低消費電力ヘテロジニアスマルチコアプロセッサ上のアクセラレータコアは,データアクセス速度の向上と並列アクセスを可能にする... [more] |
SIP2011-74 ICD2011-77 IE2011-73 pp.77-82 |